- 1、本文档共19页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(3)74181和74182的配合应用——例:利用74181和74182组成下列ALU 方法:74181的4位作为一个小组,每四个小组构成一个大组. 16位行波进位ALU,即小组内并行进位、小组间(大组内)串行进位; 16位并行ALU,即小组内并行进位、小组间(大组内)并行进位; 74181 P* G* F3 F2 F1 F0 Cn+4 Cn A3 A2 A1 A0 B3 B2 B1 B0 74182 Cn P** G** Cn+Z Cn+Y Cn+X P*3G*3 P*2G*2P*1 G*1P*0G*0 (3)74181和74182的配合应用——例:利用74181和74182组成下列ALU 方法:74181的4位作为一个小组,每四个小组构成一个大组. 64位并行ALU,分两种情况:即小组内并行进位、大组内并行进位、大组间串行(并-并-串)的64位加法器;或小组内并行进位、大组内并行进位、大组间并行(并-并-并)的64位加法器; 74181 P* G* F3 F2 F1 F0 Cn+4 Cn A3 A2 A1 A0 B3 B2 B1 B0 74182 Cn P** G** Cn+Z Cn+Y Cn+X P*3G*3 P*2G*2P*1 G*1P*0G*0 解答:* 用4片74181构成的16位行波进位的ALU 74181 4# Cn+4 Cn 74181 3# Cn+4 Cn 74181 2# Cn+4 Cn 74181 1# Cn+4 Cn Cout Cin 称为单级先行进位的ALU——只有74181片内四位为先行进位,用前一级芯片的进位输出作为下一级芯片的进位输入端,片内先行进位,片间串行进位,运算速度慢. 图2.20 16位单级先行进位的ALU *用4片74181和1片74182构成的16位并行ALU 74182 P*3G*3 Cn+z P*2 G*2 Cn+yP*1 G*1 Cn+x P*0G*0 Cin 74181 Cn+4 Cn 74181 Cn+4 Cn 74181 Cn+4 Cn 74181 Cn+4 Cn Cout Cin P** G** 称为两级先行进位的ALU:每片181内部(小组内) 为先行进位,四片181之间(大组内)也为先行进 位,运算速度较快. 图2.21 16位两级先行进位的ALU *用16片74181和4片74182构成的64位并行ALU(4X16=4X(4X4)) 74182 Cn+z Cn+y Cn+x P*3G*3 P*2G*2 P*1G*1 P*0G*0 181Cn 181Cn 181Cn 181Cn C0 16位并行ALU 16位并行 ALU 16位并行 ALU 16位并行 ALU Cout P** G** P** G** P** G** P** G** 两级先行进位的ALU:181芯片内部(小组内部)、 大组内并行、大组间串行进位. C16 C32 C48 C64 图2.22 64位两级现行进位的ALU *用16片74181和五片74182构成的64位并行ALU(4X16=4X(4X4)) 74182 Cin 74182 Cn+z Cn+y Cn+x P*3G*3 P*2G*2 P*1G*1 P*0G*0 181Cn 181Cn 181Cn 181Cn C0 16位并行ALU 16位并行 ALU 16位并行 ALU 16位并行 ALU Cout P3 G3 Cn+z P2 G2 Cn+y P1 G1 Cn+x P** G** P** G** P** G** P** G** P0 G0 三级先行进位的ALU:181芯 片内部(小组内部)、小组(即四片181)间并行、大组(即四个16位并行的ALU)间均为先行进位.速度快,但182芯片使用较多. 图2.23 64位三级先行进位的ALU 2.3.2 总线 1 、定义:总线是计算机系统各部件间的公共信息通路. 2、总线的分类 (1)根据总线所处的位置 *内部总线:CPU内各部件的连线; *外部总线(系统总线):CPU与存储器、I/O系统之间的连线 (2)根据总线的逻辑结构来分 *单向传送总线 *双向传送总线 (3)总线按其功能分为 *数据总线
您可能关注的文档
- 记叙文2教你读懂句子(八年级)介绍.ppt
- 罗斯福新政_人民版介绍.ppt
- 记叙文“眼泪的重量”作文讲评(22张)介绍.ppt
- 贺德克过滤器培训介绍.ppt
- 荷载移置等介绍.ppt
- 记叙的顺序超实用介绍.ppt
- 记念刘和珍君实用2016介绍.ppt
- 罗斯福新政(郑成玉)公开课用介绍.ppt
- 荷叶母亲上课介绍.ppt
- 荷叶母亲介绍.ppt
- 2024年中国钽材市场调查研究报告.docx
- 2024年中国不锈钢清洗车市场调查研究报告.docx
- 2024年中国分类垃圾箱市场调查研究报告.docx
- 2024年中国水气电磁阀市场调查研究报告.docx
- 2024年中国绿藻片市场调查研究报告.docx
- 2010-2023历年初中毕业升学考试(青海西宁卷)数学(带解析).docx
- 2010-2023历年福建厦门高一下学期质量检测地理卷.docx
- 2010-2023历年初中数学单元提优测试卷公式法(带解析).docx
- 2010-2023历年初中毕业升学考试(山东德州卷)化学(带解析).docx
- 2010-2023历年初中毕业升学考试(四川省泸州卷)化学(带解析).docx
文档评论(0)