八位数据串行输入并行输出逻辑设计.DOCVIP

八位数据串行输入并行输出逻辑设计.DOC

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
八位数据串行输入并行输出逻辑设计

1. 预习实验 10线10进码转换8421码 学图写下表达式B8= B4= B2= B1= 实验①学逻辑图填写逻辑达式③独电路调试④验证输输的关 校验码输出 数 据 输 入 实验数码当显进数时电你选用数码阳极还阴选择发LED)数码显荧数码样观为a、b、c、d、e、f、g段是用发显为阳极阴两阳极七个发阳极接电平正电阴译码输个发阴为电个发阴为电平的发阴七个发阴电平处个发阳极接电平个发则这数码点电电压为5VTTL电阳数码内部结 G f VCC a b A 10 h h h e d VCC c h 共阳数码内部结 共阴数码内部结 共阳极阴两LED数码内线示图见图1阳级LED数码译码a—g输须电平SN74LS47即可(它的输出级为电开线图图2 共阳级LED74LS47连图 1 2 6 7 5 9 4 8 3 7X300 5V 14 15 9 10 11 12 13 3 4 5 16 7 7 6 2 1 7 8 Q3 Q2 Q1 Q0 若用高电平SN74LS48就不行。如果LED数码阴须用SN74LS48 有的LED数码带数点h表示。 但是当显16进息时点烦动设计组当然还CPU和8279能实现154芯片的非门实现GAL芯片编个电进行组关键样应办实现实验两①用与非门独进设计画卡诺图给逻辑数码调试实验②用154芯片和与非门设计实验两种实验需在数码输个100-300电阻实验设备①万用表 ②数逻辑实验仪实验①芯片待定。 ②数码个③电阻2074LS154菜单逻辑图我们要门个16进译码16个输为D0-D150-15的16进数7个输出为ab,c,d,e,f,g,这7个输对应着数码笔7个电阻为电阻则可烧数码实验内①要求设计16进译码逻辑图总7个48输门(4输还8输实际况个门输a,b,c,d,e,f,g中的一个显0”,只须D0接在输出为g门输②根据逻辑图连译码将电阻数码连③通电调试0-F都能正确显示为止。④经师检线选⑤验证4-16线译码74LS154的功能,将74LS154输别接D0-D5,从输输4位BCD码,观数码显GAL芯片介绍及使用举例 通用数组逻辑GAL: GAL器件是1985年美国LATTICE公司最早生产的一种器件。现以GAL16V8为例,它的内部结构逻辑图如 它的输出逻辑宏单元OLMC GAL特点: ①可测试功能。这是_____工艺在工艺竞争中最大优势之一。制造厂利用非常快的速度(50ns)擦除功能可对各种器件反复编程和擦处,以直接测试包括AC、DC功能在内的各种特性,保证程序和功能100%地满足用户要求。而传统的PLD器件在批量生产时不能测试,只有用户对其编程后才能检测这种PLD的功能指针。 ②低功耗。这是采用CMOS工艺的一个优点。

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档