DSP-7的.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP-7的

* DSP最小硬件系统的设计 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. * 1、DSP最小硬件系统的定义 保证DSP可以正常工作的最少硬件构成 。对于一般DSP内部资源已经能够满足系统需要的,可以采用最小系统。 一般最少系统包括:复位电路 、时针电路、调试接口、电源及其监控、存储器和I/O口上或者下拉电阻。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2、复位电路 上电自动复位 手动复位 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 具有多功能的电源监控芯片 MAX706/813L是CMOS监控电路,能够监控电源电压、电池故障和微处理器(MPU或mP)或微控制器(MCU或mC)的工作状态。 上电复位 在上电期间只要Vcc大于1.0V,就能保证RESET不高于0.4V的低电平。 电源电压升至复位门限4.40V以后,内部定时器再维持200ms后释放RESET,使其返回高电平。在掉电期间,一旦电源电压Vcc降到复位门限以下,只要Vcc不比1.0V还低,就能使RESET维持电压不高于0.4V的低电平。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 人工复位 低电平有效手动复位输入端(MR) ,至少提供140ms的复位时间,不需要采用外部去抖动电路。 看门狗定时器 MAX706看门狗定时器用于监控MPU/MCU的运行,在1.6s内WDI端没有收到来自MPU/MCU 的触发信号,并且WDI处于非高阻态,则WDO输出变低。 没有复位信号 ,同时WDI输入端检测到低电平或高电平跳变,清零定时器并启动一次新的计时周期。 当复位信号有效或WDI输入高阻,则看门狗定时器功能就被禁止,且保持清零和不计时状态。 另外电源电压Vcc降至复位门限以下,WDO端也将变低并保持低电平。只要Vcc升至门限以上,WDO就会立刻变高。应用中可是将WDO端连接到MPU/MCU的非屏蔽中断(NMI)端,起到电源跌落检测的作用。(此功能下应将WDI脚悬空 ) Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 时钟电路 当前DSP内部一般有可编程的锁相环(PLL),可提供几十倍的外部振荡频率。PLL受映像寄存器CLKMD(58H)控制。 电源 DSP采用内核电压和I/O电压分开方式。一般内核电压(VDD)3.3V, I/O电压(VDDIO)=3.3V。一般采用5V开关电源作为标准电压,再应用芯片TPS73HD301/325提供多路可调的低电压。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 仿真接口(JTAG) 一般DSP芯片提供满足IEEE1149规范的JTAG接口,基于边缘扫描测试技术。主要引脚的定义: TCK:测试时针输入 TMS:测试方式选择 TDI:测试数据输入 TDO:测试数据输出 TEST: JTAG测试复位信号 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile

文档评论(0)

ayangjiayu3 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档