光电_线阵CCD驱动电路的FPGA时序设计 2.docVIP

光电_线阵CCD驱动电路的FPGA时序设计 2.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
光电_线阵CCD驱动电路的FPGA时序设计 2.doc

线阵CCD驱动电路的FPGA时序设计 一,设计人员:姜小文 姜虎彪 黄志海 孔敏 二,设计要求 设计一线阵CCD驱动时钟,用一输入的clk,驱动CCD、AD、FIFO组成的整个CCD系统,并要求有一个复位端reset。 三,设计目的 本实验主要是基于FPGA设计线阵CCD器件复杂驱动电路和整个CCD的电子系统控制逻辑时序的方法,并给出时序仿真波形,通过对线阵CCD驱动电路的时序设计,了解一个系统设计的基本方法。 四 ,介绍 CCD CCD是以电荷作为信号,而不同于其他大多数器件是以电流或者电压为信号,其基本功能是信号电荷的产生、存储、传输和检测。当光入射到CCD的光敏面时,CCD首先完成光电转换.即产生与入射光辐射量成线性关系的光电荷。CCD的工作原理是被摄物体反射光线到CCD器件上。CCD根据光的强弱积聚相应的电荷,产生与光电荷量成正比的弱电压信号,经过滤波、放大处理,通过驱动电路输出一个能表示敏感物体光强弱的电信号或标准的视频信号。基于上述将一维光学信息转变为电信息输出的原理,线阵CCD可以实现图像传感和尺寸测量的功能。其显著特点是:1.体积小重量轻;2.功耗小,工作电压低,抗冲击与震动,性能稳定,寿命长;3.灵敏度高,噪声低,动态范围大;4.响应速度快,有自扫描功能,图像畸变小,无残像;5.应用超大规模集成电路工艺技术生产,像素集成度高,尺寸精确,商品化生产成本低。因此,许多采用光学方法测量外径的仪器,把CCD器件作为光电接收器。 五,设计思路 元器件选择 1、CCD:sonyILX511 2、AD:Analog Devices --- AD9224 3、FIFO:Integrated Device Technology --- IDT7204 方案: FPGA产生CCD线阵、AD、FIFO所需要的驱动时钟,从而实现ccd线阵信号的采集到信号调理,再经由AD进行模数转换后经FIFO 实现信号输出到读接口的过程。 我们需要用一个输入的clk,产生CCD、AD、FIFO所需要的clk,用以驱动它们。CCD需要两个时钟:rog和clk,AD和FIFO分别需要一个clk。 六,设计代码 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity ccd is port(clk,reset:in std_logic; rog,ccd1,ad1,fifo1:out std_logic); end ccd; architecture ccd_1 of ccd is signal count:integer range 0 to 2130; signal rog2:std_logic; signal ccd2:std_logic; signal ad2:std_logic; signal fifo2:std_logic; begin rog=rog2; ccd1=ccd2 or clk; ad1=ad2 or clk; fifo1=fifo2 or clk; process(reset,clk) begin if reset=0 then rog2=1; ccd2=1; ad2=1; fifo2=1; count=0; elsif clkevent and clk=1 then count=count+1; case count is when 0 to 6= rog2=1; ccd2=1; ad2=1; fifo2=1; when 7 to 16= rog2=0; ccd2=1; ad2=1; fifo2=1; when 17 to 22= rog2=1; ccd2=1; ad2=1; fifo2=1; when 23 to 55= rog2=1; ccd2=0; ad2=1; fifo2=1; when 56 to 58= rog2=1; ccd2=0; ad2=0; fifo2=1; when 59 to 2106= rog2=1; ccd2=0; ad2=0; fifo2=0; when 2107 to 2109= rog2=1; ccd2=0; ad2=0; fifo2=0; when 2110 to 2130= rog2=1; ccd2=0; ad2=1; fifo2=1; end case; if count=2130 then count=0; end if; end if; end process; end ccd_1; 七,仿真结果: 全图: 八,实验总结 通过本次实验加深了对CCD的了解,掌握了VHDL的使用方法,加深了解时序电路的设计法,完成了时序电路的设计和实现。 在实验过程中,由于

文档评论(0)

zhoujiahao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档