通信原理CH8同步资料.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
8.3.2 位同步系统的性能及其相位误差对性能的影响 1、位同步系统性能 用窄带带通滤波、模拟锁器相环以及电荷泵锁相环构造的位同步器的同步误差、同步建立时间以及同步保持时间与滤波器Q值、环路自然潜振频率之间的关系同载波同步系统 下面介绍数字锁相环位同步系统的性能指标 (1)同步建立时间tS 最大起始相差为 或- ,若DCO相位调整量每次 为2π/ No则最多需调整 次。设“0”,“1”等概、 鉴相器工作m次后DLF对DCO调整一次相位, 则 若对DCO调整一次就可使环路锁定(如上述数字环),则ts=2mTS (不含软件执行时间) 8.3.2 位同步系统的性能及其相位误差对性能的影响 (2)同步保持时间tc 设发射机、接收机的时钟稳定度为η,则DCO输出信号频率与环路输入信号码速之间的最大误差为2fs。若允许位同步信号的最大相位误差为2??,则 4ηfSπtc=2??, 由此得 tc应大于DCO两次调整之间的时间间隔。tc越大,允许连“1”码或连“0”码越长 8.3.2 位同步系统的性能及其相位误差对性能的影响 (3)同步误差 稳态误差 此为量化误差 随机误差 由输入噪声产生,其大小与DLF有关 8.3.2 位同步系统的性能及其相位误差对性能的影响 8.3.3 同步误差对误码率的影响 同步误差使误码率增大,因同步信号偏离了被采样信号的最大值对应的时间 2PSK最佳接收机 式中Te为用时间表示的同步误差 8.4 帧同步 1、帧同步码插入方式及码型 (1)集中插入(连贯插入) 在一帧开始的n位集中插入n比特帧同步码,PDH中的A律PCM基群、二次群、三次、四次群,μ律PCM二次群、三次群、四次群以及SDH中各个等级的同步传输模块都采用集中插入式 (2)分散插入式(间隔插入式) n比特帧同步码分散地插入到n帧内,每帧插入1比持,μ律PCM基群及△M系统采用分散插入式 分散插入式无国际标准,集中插入式有国际标准。帧同步码出现的周期为帧周期的整数信,即在每N帧(N≥1)的相同位置插入帧同步码 (3)帧同步码码型选择原则 (a)假同步概率小 (b)有尖锐的自相关特性,以减小漏同步概率 如A律PCM基群的帧同步码为001101,设“1”对应正电平1,“0”码对应负电平-1,则此帧同步码的自相关特性如下图所示 8.4 帧同步 0 1 2 3 4 5 6 -6 -5 -4 -3 -2 -1 -1 -1 -1 -1 -5 -5 -5 -5 3 3 3 3 j 7 R(j) 8.4 帧同步 2、帧同步码识别 介绍常用的集中插入帧同步码的识别方法。设帧同 步码为0011011,当帧同步码全 部进入移位寄存器时它的7个输 出端全为高电平,相加器3个输 出端全为高电平,表示 ui=1+2+4=7。门限L由3个输入电平决定,它们的权值分别为1,2,4 比较器 相加器 门限 L 4 2 1 1 2 4 u0 ui 移位寄存器 PCM码流 Q Q Q Q Q Q Q 8.4 帧同步 比较器的功能为 据此可得以下波形: x0011011 数据码 x0011011 数据码 t t PCM码流 u0 此脉冲对齐第一位数据 8.4 帧同步 3、识别器性能 设误码率为Pe,n帧码位,L=n-m,(即允许帧同步码错m位),求漏识别概率P1和假识别概率P2以及同步识别时间ts (1)漏识别概率 正确识别概率为 ,故 , m=0时 门限L越低,Pe越小,则漏识别概率越小 8.4 帧同步 (2)假识别概率 n位信码产生一个假识别信号的概率为 门限越高,帧码位数越多,则假识别概率越小 8.4 帧同步 (

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档