CyADC_DelSig_V_3.0中文.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CyADC_DelSig_V_3.0中文

® PSoC Creator™ Component Datasheet Delta Sigma 模数转换器 (ADC_DelSig ) 3.0 性能  分辨率可选,8 至20 位  每个分辨率有11 个输入范围  采样速率为8 到384 ksps  工作模式:  单样本采样模式  多样本采样模式  连续模式  多样本(加速)采样模式  高输入阻抗输入缓冲器  可选的输入缓冲器增益(1、2、4 、8 )或输入缓冲器旁路  多个内部或外部电压参考选项  自动功耗配置  最多四个ADC 动态配置 概述 Delta Sigma 模数转换器 (ADC_DelSig )可为精密测量应用提供低功耗、低噪声前端。它可用于 多种应用,具体取决于分辨率、采样速率和操作模式。它能够对16 位音频进行高速低分辨率通信 处理,并且能够对应变计、热电偶和其他高精度传感器进行高精度的20 位低速转换。处理音频信 息时,ADC_DelSig 采用连续操作模式。当用于扫描多个传感器时,ADC_DelSig 采用其中一个多 样本采样模式。用于单点高分辨率测量时,ADC_DelSig 采用单一样本采样模式。 Delta sigma 转换器使用过采样在更广泛的频谱上扩展量化噪声。该噪声的形成是为了将其大部分 移至输入信号的带宽之外。内部低通滤波器用于滤出所需输入信号带宽外的噪声。这使 delta- sigma 转换器能够良好地用于高速中分辨率(8 至 16 位)和低速高分辨率(16 至 20 位)应用。 采样速率可调整为每秒 10 至 384000 次采样,具体取决于工作模式和分辨率。选择转换模式可简 化与音频等单流信号的连接,或多个信号源间的复用。 赛普拉斯半导体公司• 198 Champion Court • San Jose,CA 95134-1709 • 408-943-2600 Document Number: 001-89795Rev. ** 修订时间October 21, 2013 ® Delta Sigma Analog to Digital Converter (ADC_DelSig) PSoC Creator™ Component Datasheet ADC_DelSig 由三个模块组成:输入放大器、三阶delta-sigma 调制器和抽取滤波器。(请参见图 1)输入放大器提供高阻抗输入以及用户可选输入增益。抽取滤波器模块包含一个4 段CIC 抽取滤 波器和一个后处理单元。CIC 滤波器直接从调制器进行数据采样。后处理单元会在CIC 抽取滤波 器的输出中选择性地执行增益、偏移和简单的滤波器函数。 图1. ADC_DelSig 框图 Delta Sigma Modulator Input + Decimator Result - Input Buffer DAC 输入/输出连接 ADC_DelSig 组件的输入和输出连接在原理图中显示为组件符号上的引脚。I/O 列表中的星号 (* ) 表示,在I/O 说明部分中所列出的特定条件下,该I/O 可能不可见。 nVref —输入* nVref 为可选引脚。如果已选中Enable_Vref_Vssa 复选框,则该引脚就会显示。这样会允许用户 将ADC 的基准Vssa 连接到模拟全局线(AGL[6])。如果未选中Enable_Vref_Vssa 复选框,则该 引脚将不会显示在符号上。更多有关信息,请参见使能Vref/Vssa 参数说明。 +输入—模拟 ADC_DelSig 的正向模拟信号输入。正向输入信号在单端和差分输入模式中始终显示。ADC 转

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档