基于FPGA的SERDES接口设计与实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的SERDES接口设计与实现

CST 基于 FPGA 的 SERDES 接口设计与实现 李优杏 1 周先敏 1 吕军红2 (1 电子科技大学 成都 610054 ;2 西南交通大学) 摘 要:SERDES 作为一种串行接口正在逐步代替传统并行接口而成为高速接口技术的主流。详细讨论了采用 VERILOG 语言并结合 FPGA 来实现高速串行接口 SERDES,不但在数据中增加了 CRC 校验位,有利于传输中 随机错误的检测,而且还增加了时钟比特,有效地克服了源同步设计中数据和时钟的偏斜。SERDES 接口的使用 有效地提高系统传输带宽,同时也显著地降低了 PCB 布线难度。实验表明 8 通道数据位宽 8bit 的 SERDES 接口 数据传输速率可以达到 737.28Mbit/s,并且具有很好的带宽扩展和抗干扰性。 关键词:SERDES;串行接口;FPGA ;PCB Design and Realization of SERDES Interface Base on FPGA Li Youxing1 Zhou Xianmin2 Lv Junhong3 (1 University of Electronic Science and Technology of China, Chengdu 610031; 2 University of Electronic Science and Technology of China; 3. Southwest Jiaotong University ) Abstract :Utilizing SERDES as a serial interface substituted parallel interface is becoming wider and wider in high speed data transmission system. In this paper, the method to implement a high speed serial interface SERDES using FPGA device and Verilog language is presented fist. It not only adds Cyclic Redundancy Checks for detection and correction transmission errors but also embedded clock for handling skew between data and clock in source synchronous system. The use of SERDES interface effectively improves system bandwidth and simplifies printed-circuit-board layout. The SERDES interface of eight channels and 8bit widths is able to transmit at a speed of 737.28Mbit/s, it has a good performance in bandwidth expanding and anti-jamming. Key words:SERDES; Serial interface ; FPGA; PCB 1 引言 随着对信息流量需求的不断增长,传统并行接口越来越难以满足系统对传输带宽的要求,过去主要用于光纤 通信的串行通信技术——SERDES 正在取代传统并行总线而成为高速接口设计的主流。SERDES 是英文 SERializer (串行

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档