- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
00 0 全为1 工作原理:(以A0A1=00为例) 数据 2-4线译码器 A B C D 三态门 三态门 三态门 三态门 总线 脱离总线 74LS138 3-8线译码器逻辑符号 74LS138 (实验用芯片)的功能表见 P235 or229 表8-10 译码器实现逻辑函数的应用: 例:用中规模MSI(74LS138)实现以下逻辑函数 (2 ) 二---十译码器 P237or230 (3)显示译码器 二-十进制编码 显示译码器 显示器件 在数字系统中,常常需要将运算结果用人们习惯的十进制显示出来,这就要用到显示译码器。 显示器件: 常用的是七段显示器件 a b c d e f g 显示器件: 常用的是七段显示器件 a b c d f g a b c d e f g 1 1 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 1 1 0 1 e ?? 显示译码器: 1 14 74LS49 B C BI D A e a b c d f g Ucc GND 74LS49的管脚图 消隐控制端 功能表(简表) 输 入 输 出 显 示 D?A BI a?g 1 0 XXXX 0000000 消隐 8421码 译码 显示字型 完整的功能表请参考相应的参考书。 P239or233表8-12为共阴级的BCD码七段显示译码器 74LS49与七段显示器件的连接: b f a c d e g b f a c d e g BI D C B A +5V +5V 74LS49是集电极开路,必须接上拉电阻 共阴级的BCD码七段显示译码器 4、数据选择器 从一组数据中选择一路信号进行传输的电路,称为数据选择器。 A0 A1 D3 D2 D1 D0 W 控制信号 输入信号 输出信号 数据选择器类似一个多投开关。选择哪一路信号由相应的一组控制信号控制。 从n个数据中选择一路传输,称为一位数据选择器。从m组数据中各选择一路传输,称为m位数据选择器。 W3 X3 Y3 W3 X2 Y2 W3 X1 Y1 W3 X0 Y0 A 控制信号 四二选一选择器 四选一集成数据选择器74LS153 功能表 控制端 P240or234 图 8-17 八选一集成数据选择器74LS151(实验用芯片) 功能表 ? * 第八章 组合逻辑电路 § 8.1 概述 § 8.2 组合逻辑电路分析 § 8.3 利用小规模集成电路设计组合电路 § 8.4 几种常用的中规模组件 § 8.5 利用中规模组件设计组合电路 § 8.1 概述 逻辑电路 组合逻辑电路 时序逻辑电路 现时的输出仅取决于现时的输入 除与现时输入有关外还与原状态有关 § 8.2 组合逻辑电路分析 1、由给定的逻辑图写出逻辑关系表达式。 分析步骤: 2、用逻辑代数或卡诺图对逻辑代数进行化简。 3、列出输入输出状态表并得出结论。 电路 结构 输入输出之间的逻辑关系 例:分析下图的逻辑功能。 A B F 1 1 真值表 相同为“1” 不同为“0” 同或门 =1 例:分析下图的逻辑功能。 A B F 真值表 相同为“0” 不同为“1” 异或门 =1 例:分析下图的逻辑功能。 2 3 4 A M B 1 F =1 0 1 被封锁 1 1 2 3 4 A M B 1 F =0 1 0 被封锁 1 选通电路 组合逻辑电路设计 任务要求 最简单的逻辑电路 1、指定实际问题的逻辑含义,列出真值表。 分析步骤: 2、用逻辑代数或卡诺图对逻辑代数进行化简。 3、选择逻辑器件,写出对应的逻辑函数表达式。 4、根据逻辑函数表达式和选择逻辑器件 画出电路图。 例:设计三人表决电路(A、B、C)。每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,否则不亮。 1、首先指明逻辑符号取“0”、“1”的含义。三个按键A、B、C按下时为“1”,不按时为“0”。输出是F,多数赞成时是“1”,否则是“0”。 2、根据题意列出逻辑状态表。 逻辑状态表 3、画出卡诺图: 用卡诺图化简 A BC 00 01 11 10 0 1 AB AC BC 4、根据逻辑表达式画出逻辑图。 ?1 A B B C F A B C F 若用与非门实现 几种常用的中规模组合逻辑组件 1、加法器(黑版设计) (1)半加器: (2)全加器: 常用芯片: (实验用芯片) 74LS283 1 16 9 8 例如: , 2、编码器 所谓编码就是赋予选定的一系列二进制代码以固定的含义。 n个二进制代码(n位二进制数)有2n种不同的组合,可以表示N=2n个信号。 (1)二进制编码器 将一系列信号状态编制成二进制代码。 编码器
原创力文档


文档评论(0)