- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AVR外设汇总之MAX7219数码管.pdf
1. MAX7219数码管
//用于判断是否可以载入数据,初始化为低电平,上升沿时锁定,不再可以载入数据
#defineMAX7219_LOAD_0 {DDRA|=_BV(PA1);PORTA=~_BV(PA1);}//将PA1位置零
#defineMAX7219_LOAD_1 {DDRA|=_BV(PA1);PORTA|=_BV(PA1);}
//时钟初始化为低电平,上升沿时读入数据,下降沿无操作
#defineMAX7219_CLK_0 {DDRA|=_BV(PA2);PORTA=~_BV(PA2);}
#defineMAX7219_CLK_1 {DDRA|=_BV(PA2);PORTA|=_BV(PA2);}
//读入的数据存入此寄存器中
#defineMAX7219_DIN_0 {DDRA|=_BV(PA0);PORTA=~_BV(PA0);}
#defineMAX7219_DIN_1 {DDRA|=_BV(PA0);PORTA|=_BV(PA0);}
//向7219发送地址和数据或控制
voidWrite7219(unsignedcharaddr,unsignedchardata)
{
unsignedchari=0;
//初始化LOAD端口为低电平
MAX7219_LOAD_0;
//初始化时钟CLK端口为低电平
MAX7219_CLK_0;
//解析8位地址(其中低四位为有效地址 ),写入DIN寄存器中
for(i=0;i8;i++)
{
//解析地址从高位开始
if(addr0x80){MAX7219_DIN_1;}
else {MAX7219_DIN_0;}
//延时保持端口电平稳定
_delay_us(2);
//当DIN端口电平稳定时,时钟上升沿,
//使硬件写入一个稳定的电平数据(0或1)
MAX7219_CLK_1;
//延时,确保硬件能检测到CLK端口的上升沿
_delay_us(2);
//时钟置为低电平,准备下一次上升沿
MAX7219_CLK_0;
//将地址最高位的下一位左移到最高
addr=1;
}
//循环过后,已将地址发送给7219 了,时钟初始化置为低电平
MAX7219_CLK_0;
//再用8次循环,将数据发送给7219,8位数据位都有效
for(i=0;i8;i++)
{
if(data0x80){MAX7219_DIN_1;}
else {MAX7219_DIN_0;}
_delay_us(2);
MAX7219_CLK_1;
_delay_us(2);
MAX7219_CLK_0;
data=1;
}
//将LOAD置为高电平,实现上升沿锁定的操作
MAX7219_LOAD_1;
}
voidinit7219(void)
{
//设置8个数码管的模式选择都为译码模式
Write7219(0x9,0xFF);
//设置占空比为15/32 (数码管亮与灭的时间比),即设置数码管的亮度
Write7219(0xa,0x7);
//设置需扫描的显示器的个数为8个,
Write7219(0xb,0x7);
//设置掉电时的模式为普通模式
Write7219(0xc,0x1);
}
原创力文档


文档评论(0)