第二章 AD9523-1 低抖动时钟发生器.pdf

  1. 1、本文档共56页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
低抖动时钟发生器,14路LVPECL/ LVDS/HSTL输出或29路LVCMOS输出 AD9523-1 特性 功能框图 输出频率:1 MHz至1 GHz OSC_IN, OSC_IN 启动频率精度:±100 ppm(由VCXO参考精度决定) OUT0, AD9523-1 OUT0 零延迟操作 REFA, 输入至输出边沿时序:150 ps REFA OUT3, OUT3 REFB, PLL1 PLL2 DIVIDE-BY- 8 O UTPUTS 14路输出:可配置为LVPECL、LVDS、HSTL和LVCMOS REFB 3, 4, 5 OUT10, OUT10 REF_TEST 14个具有零抖动可调延迟的专用输出分频器 OUT13, 可调延迟:63个分辨率步进,步长等于VCO输出分频器的½周 OUT

您可能关注的文档

文档评论(0)

xiaofei2001129 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档