折叠内插模数转换器分析和实现.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 26 卷  第 6 期 半  导  体  学  报 Vol . 26  No . 6 2005 年 6 月 C H IN ESE J OU RNAL O F SEM ICONDU C TOR S J une ,2005 折叠内插模数转换器分析及实现 陈 诚  毛静文  王照钢  任俊彦  闵 昊 ( 复旦大学专用集成电路与系统国家重点实验室 , 上海  200433) 摘要 : 应用 Matlab/ Simulink 工具对折叠内插模数转换器进行了建模 ,研究了具有 8bit 分辨率 、200M Hz 采样频率 的该模数转换器的芯片设计和实现. 系统设计时采用 Matlab/ Simulink 进行行为级建模并分别分析了预放大的增 益 、折叠电路的带宽以及比较器的失调对动态性能的影响. 设计实现的模数转换器实测结果表明 ,积分非线性误差 和微分非线性误差分别小于 077 和 06L SB ,在采样频率为 200M Hz 及输入信号频率为 4M Hz 时 ,信号与噪声及 μ 谐波失真比为 437dB . 电路采用标准 0 18 m CMO S 数字工艺实现 , 电源 电压为 33V , 功耗 181mW , 芯核面积 025mm2 . 关键词 : 模数转换器 ; 电路建模 ; 折叠内插 EEACC : 1265 H ; 1205 ; 1280 中图分类号 : TN432    文献标识码 : A    文章编号 : 02534 177 (2005) 的数字 CMO S 工艺完全兼容. 本文中的折叠内插模 1  引言 数转换器 ,还采用全差分结构来提高模数转换器的 抗噪声能力 ;采用失调平均技术降低模数转换器的 目前 ,So C 技术发展迅猛 ,其中许多的应用需要 输入电容[4 ] ;采用分布式采样保持电路来提高模数 一个片上的模数转换器作为模拟/ 数字的接口,例如 转换器的带宽[ 5 ,6 ] ; 采用开环 电路模式来提高工作 千兆以太网卡[ 1 ] 、液晶显示器驱动[2 ] 以及硬盘读取 速度 ;采用电压内插方式来降低功耗. 最终 ,该模数 [ 3 ] 2 驱动 等. 在这些应用中 , 由于内置的模数转换器与 转换器占用了很小的芯片核面积 - 025mm ,功耗 数字部分电路共用同一个衬底 ,周围环境噪声很大 , 为 18 1mW . 所以尽量避免转换器受到交叉干扰至关重要. 此外 , 本文在讨论了折叠内插结构模数转换器的基础 从成本及可携带式设备考虑 ,也对模数转换器的芯 上 ,结合具体的电路设计方案 ,进行了详细的 Mat 片面积和功耗提出了严格的要求 , 同时也不允许进 lab/ Simulink 建模及仿真分析 , 并用这些分析结果 行额外的物理修正. 这些无疑都增加了模数转换器 指导晶体管级电路设计 ,最后给出了电路的测试结 的设计难度. 果和结论. 在高速模数转换器的领域里 ,全并行结构是至 今报道中最快速的电路结构. 然而 ,一个基于全并行

文档评论(0)

xiaofei2001129 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档