数字管动态显示电路 1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字管动态显示电路 1

数码管动态显示电路设计 一、实验目的 1.了解数码管的工作原理。 2.学习七段数码管显示译码器的设计。 3.学习VHDL的CASE语句及多层次设计方法。 二、实验原理 七段数码管是电子开发过程中常用的输出显示设备。实验箱中七段数码管采用共阴极,当数码管的中的哪一个段被输入高电平,则相应的这一段被点亮。四位一体的七段数码管在单个静态数码管的基础上加入了用于选择哪一位数码管的位选信号端口。; 八个数码管的a、b、c、d、e、f、g、dp都连在了一起,8个数码管分别由各自的位选信号来控制,被选通的数码管显示数据,其余关闭。 这样对于一组数码管动态扫描显示需要有两组信号来控制:一组是字段输出口输出的字形代码,用来控制显示的字形,称为段码;另一组是位输出口的控制信号,用来选择第几位数码管工作,称为位码。 ;三.实验内容 本实验要求完成的任务是在时钟信号的作用下,通过输入的键值在数码管上显示相应的键值。在实验中时,选择合适的时钟作为扫描时钟,用四个拨动开关做为输入,当四个拨动开关置为一个二进制数时,在数码管上显示其十六进制的值。;四、参考源程序 五、管脚锁定 1.时钟的锁定 2.输入输出引脚的锁定 六、实验思考与提高 该实验八个动态数码管显示的数字是同样的数字,它是使用输入端口来指定的,请各位同学思考假设要求8个数码管显示不同的数字或符号,应该怎样做,如何修改程序。 ;参考源代码 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; entity dtsm is port( clk : in std_logic; --定义动态扫描时钟信号 k : in std_logic_vector(3 downto 0); --定义四位输入信号 ledag : out std_logic_vector(6 downto 0); --定义七位输出信号 del : buffer std_logic_vector(2 downto 0) --定义八位数码管位置显示信号 ); end dtsm; architecture beha of dtsm is Signal key:std_logic_vector(3 downto 0); begin ;process(clk) variable dount : std_logic_vector(2 downto 0); begin if clkevent and clk=1 then --检测时钟上升沿 dount:=dount+1; --计数器dount累加 end if; del=dount; end process; process(del,k) begin case (del) is when 000=key=k+0000; when 001=key=k+0001; when 010=key= k+0010;; when 011=key=k+0011; when 100=key=k+0100; when 101=key=k+0101; when 110=key=k+0110; when 111=key=k+0111; end case; end process;;process(key) begin case key is when 0000 = ledag =0111111; when 0001 = ledag =0000110; when 0010 = ledag =1011011; when 0011 = ledag =1001111; when 0100 = ledag =1100110; when 0101 = ledag =1101101;

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档