- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MCS-96单片机的硬件结构 第十章 重点与难点 本章重点让学生了解MCS-96单片机的特点、的组成和工作原理;对MCS-96单片机存储器空间、与总线控制和指令系统有一个总体的认识。 10.1 MCS-96系列单片机的主要性能与特点 10.1 MCS-96系列单片机的主要性能与特点 10.2 MCS-96单片机的组成和原理 10.2 MCS-96单片机的组成和原理 10.2 MCS-96单片机的组成和原理 10.2 MCS-96单片机的组成和原理 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 10.3 存储器空间与总线控制 图10-11 MCS-96的中断类型和中断源 10.4 中断系统和定时器 1.中断悬挂寄存器INT-PENDING 寄存器的地址为09H D0 D1 D2 D3 D4 D5 D6 D7 其中: D0 定时器溢出 D4 HSI.0 D1 A/D转换结果 D5 软件定时器 D2 HSI数据有效 D6 串行口 D3 HSO事件 D7 外部中断 10.4 中断系统和定时器 2.中断屏蔽寄存器INT-MASK 3.中断总禁止 10.4 中断系统和定时器 (三)中断响应 1.中断响应条件 一个中断请求能被有效响应,必须具备以下4个条件: ① PSW.9 = l; ② INT-MASK寄存器的相应位被置“1”; ③ INT-PENING寄存器的相应位为“1”; ④ 当前请求的中断具有相对高级的响应优先。 10.4 中断系统和定时器 图10-12 中断系统结构框图 10.4 中断系统和定时器 2.中断响应过程 3.中断响应时间 10.4 中断系统和定时器 二、定时器 (一)定时器T1 定时器T1在系统中作实时时钟用,其时钟信号来自内部时钟电路,一旦系统复位,它便不停地工作。每8个状态周期(在l2MHz晶振时为2μs)计数器加1。 (二)定时器T2 定时器T2的计数脉冲来自引脚HIS.l或T2CLK(取决于IOC0.7的值),因此,它实际上是一个外部事件计数器。 10.4 中断系统和定时器 图10-13 T2的时钟源及复位信号 10.4 中断系统和定时器 (三)定时器中断 (四)监视定时器WATCHDOG (五)系统复位 10.4 中断系统和定时器 ××0000B HSO 高 INST 低 BHE 低 ALE 高 WR 高 RD 复位状态 引 脚 表10-7 复位后一些引脚的状态 下表10-8 专用寄存器的复位值 10.4 中断系统和定时器 ××××0×××B 串行口控制寄存器 不定 波特率寄存器 不定 串行口接收寄存器 不定 串行口发送寄存器 00H PWM控制寄存器 P4 P3 ××0××××1B P2 ××××××××B P1 复 位 值 寄 存 器 10.4 中断系统和定时器 0000H 定时器2 0000H 定时器1 中断屏蔽寄存器 不定 中断悬挂寄存器 不定 A/D结果寄存器 不定 A/D命令寄存器 ×00×××××B 串行口状态寄存器 续表10-8 10.4 中断系统和定时器 一、高速输入器HSI (一)HSI的基本结构 10.5 高速输入/输出和串行口 图10-14 HSI的结构框图 10.5 高速输入/输出和串行口 (二)HSI的控制 1.HSI方式寄存器HSI-MODE 该寄存器单元地址为0003H,只写。HSI-MODE各位的定义如下: D0 D1 D2 D3 D4 D5 D6 D7 其中:D1 D0 HSI.0方式 D3 D2 HSI.1方式 D5 D4 HSI.2方式 D7 D6 HSI.3方式 10.5 高速输入/输出和串行口 每个跳变(正或负)均为一个事件 11 3 每个负跳变为一个事件 10 2 每个正跳变为一个事件 01 1 8个正跳变为一个事
文档评论(0)