电工学(少学时)唐介第13章时序逻辑电路汇编.ppt

电工学(少学时)唐介第13章时序逻辑电路汇编.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电工学(少学时)唐介第13章时序逻辑电路汇编

(3) 当CP = 1 时 输入信号被封锁 门 3 和门 4 始终打 开,S 和 R 的状态是互补的。 如果: R = D = 0 门6 被关闭! D 的变化不能 传递到 S、R 端。 D D 3 4 Q D S R A B 置0维持线 置1维持线 置0阻塞线 置1阻塞线 Q 5 6 CP 1 2 SD RD 1 1 1 0 =1 0= 1 1= =0 1 0 1= 0 如果 S = D = 0 门 4 和门 5 同 时被关闭! D 的变化不能 传递到 S、R 端。 0= =1 D D 3 4 Q D S R A B 置0维持线 置1维持线 置0阻塞线 置1阻塞线 Q 5 6 CP 1 2 SD RD 1 1 真值表 0 1 D Qn+1 0 1 CP Q Q RD SD D C D CP RD SD D C D CP Q Q (a)上升沿触发 (b)下升沿触发 3. 触发方式 在跳变沿触发。 边沿触发 D 触发器的逻辑符号 [例] 已知上升沿触发 D 触发器 D 端的输入信号波形,且 Qn=0 ,画出触发器的 Q 端波形。 1 2 3 4 Q CP D D 的变化对 Q 无影响 [解] 例: 逻辑电路如图所示,A=“0” 时,脉冲来到后 D 触发器( )。 (a)具有计数器功能 (b)置“0” (c)置“1” 四. T 触发器(触发器逻辑功能的转换) 真值表 T Qn+1 SD Q Q K J C RD J K CP 1. 将主从型 J-K 触 发器改接成 T 触发器 T CP J = K = 0 1 —— Qn+1 = Qn —— Qn+1 = Qn 0 1 Qn Qn SD Q Q K J C RD J K CP T CP SD Q Q T C RD T CP (a) 改接方法 (b) 逻辑符号 J-K 触发器改为 T 触发器 主从触发 T 触发器 2. 将维持阻塞型 D 触发器改接成 T 触发器 边沿触发 T 触发器 RD SD Q Q D C D CP =1 T CP RD SD Q Q T C T CP (a) 改接方法 (b) 逻辑符号 D 触发器改为 T 触发器 例:逻辑电路如图所示,各触发器的初始状态为零,已知 D,C 的波形,试画出输出的波形。 触发器应用举例 例:四人抢答电路。四人参加比赛,每人一个按钮,其中一人按下按钮后,相应的指示灯亮。并且,其它按钮按下时不起作用。 电路的核心是四D触发器74LS175。它的内部包含了四个D触发器,各输入、输出以字头相区别。 CLR D CP Q CLR D CP Q CLR D CP Q CLR D CP Q 1Q 1D 2Q 2D GND 4Q 4D 3Q 3D USC 公用清零 公用时钟 四D触发器74LS175管脚图 +5V D1 D2 D3 D4 CLR CP 赛前先清零 0 输出为零 发光管不亮 CP 1 2 2 清零 0 0 0 D1 D2 D3 D4 CLR CP +5V 反相端都为1 1 开启 CP 1 2 2 清零 1 1 1 1 0 D1 D2 D3 D4 CLR CP +5V 若有一按钮被按下,比如第一个钮。 =0 0 被封 这时其它按钮被按下也没反应。 0 CP 1 2 2 清零 0 0 0 0 1 1 13.3 寄 存 器 ◆ 按功能分 数码寄存器 移位寄存器 串行 并行 ◆ 按存取数码的方式 上一页 下一节 返 回 用来暂时存放数据或指令,然后根据需要取出数码。 寄存器分类: 一 . 数码寄存器 D CP 一个D触发器组成1位的数码寄存器 CP上升沿,Q =D CP高电平、低电平、 下降沿,Q均不变 RD SD D CP Q Q Q4 Q3 Q2 Q1 Q Q D Q Q D Q Q D Q Q D A1 A2 A3 A4 RD 取数脉冲 接收脉冲 ( CP ) 四位数码寄存器: 1 1 1 0 1 1 1 0 1 1 1 0 特点:数码从四个存入端同时存入,从四个取出端同时取出。又称并行输入并行输出寄存器。 待存数码为1101 0 0 0

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档