第2章:TMS320C54x的硬件结构.pptVIP

  • 2
  • 0
  • 约9.87千字
  • 约 60页
  • 2017-07-16 发布于四川
  • 举报
2.1 TMS320C54x硬件结构框图 1. TMS320C54x内部结构(3大块) (1)CPU:包括算术逻辑运算单元(ALU)、乘法器、累加器、移位寄存器、各种专门用途的寄存器、地址生成器及内部总线。 (2)存储器系统:包括片内程序ROM、片内单访问的数据RAM和双访问的数据RAM、外接存储器接口。 (3)片内外设与专用硬件电路:包括片内定时器、各种类型的串口、主机接口、片内锁相环(PLL)、时钟发生器及各种控制电路。 2. TMS320C54x主要特性 C54x是一款低功耗、高性能的定点DSP芯片 (1)CPU部分 ? 先进的多总线结构(1条程序总线、3条数据总线和4条地址总线)。 ? 40位算术逻辑运算单元(ALU),包括1个40位桶形移位寄存器和2个独立的40位累加器。 ? 17位并行乘法器,与40位专用加法器相连,用于非流水线式单周期乘法/累加(MAC)运算。 (1)CPU部分(续) ? 比较、选择、存储单元(CSSU):用于加法/比较选择。 ? 指数编码器:可以在单个周期内计算40位累加器中数值的指数。 ? 双地址生成器:包括8个辅助寄存器和2个辅助寄存器算术运算单元(ARAU)。 (2)存储器系统

文档评论(0)

1亿VIP精品文档

相关文档