存储下拉框中选择MakeExternal建立EMC和FPGA端口的连接.PPT

存储下拉框中选择MakeExternal建立EMC和FPGA端口的连接.PPT

  1. 1、本文档共93页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
存储下拉框中选择MakeExternal建立EMC和FPGA端口的连接

Device_GPIO_7seg模块代码 module Device_GPIO_7seg( clk, rst, GPIOe0000000_we, Test, disp_cpudata, Test_data0, Test_data1, Test_data2, Test_data3, Test_data4, Test_data5, Test_data6, disp_num ); input clk,rst,GPIOe0000000_we; input [2:0] Test; input [31:0] disp_cpudata, Test_data0, Test_data1, Test_data2, Test_data3, Test_data4, Test_data5, Test_data6; output[31:0]disp_num;? reg [31:0]disp_num; // 7 Segments LEDs read and write CPU state display always @(negedge clk or posedge rst) begin if(rst) disp_num = 32hAA5555AA; else begin case(Test) //SW[7:5] 0: begin if(GPIOe0000000_we) disp_num = disp_cpudata; else disp_num = disp_num; end 1: disp_num ={2b00,Test_data0[31:2]}; //pc[31:2] 2: disp_num =Test_data1[31:0]; //counter[31:0] 3: disp_num = Test_data2; //Inst 4: disp_num =Test_data3; //addr_bus 5: disp_num =Test_data4; //Cpu_data2bus; 6: disp_num =Test_data5; //Cpu_data4bus; 7: disp_num =Test_data6; //pc; endcase end end ? endmodule 生成链接脚本文件 选择产生链接脚本文件 生成链接脚本文件 程序各段的分配情况 定位产生.ld文件的路径 选择保存 选择生成 点击”Browse”按纽 工程的下载 产生比特流文件并且下载到板子上。 在下载前,指令存储器(FPGA的BRAM)将被更新(使用GNU编译器产生可执行的文件)。 使用下面的步骤完成设计下载和结果的观察: 连接Nexys3的USB线连接到主机的USB口 打开目标板的电源 打开主机的超级终端(在Windows操作系统的开始→所有程序→附件→通信下),并且配置其参数,使其波特率9600,数据位:8比特;无奇偶校验;一个停止位;无流量控制。 * 工程的下载 选择编程 FPGA选项 工程的下载 比特流文件 块RAM映射文件 选择软件应用程序.elf文件 (即最终编译\连接后的文件 点击”Program”按纽, 进入下一个界面 等待编程成功,在超级终端上观察结果,同时在Nexys3板卡上操作按键和DIP开关,观察打印信息的变化. 注意:如果前面没有选择生成链接脚本文件,则需要选择RUN→ RUN,来运行程序. * 工程的下载过程 等待编程成功,在超级终端上观察结果,同时在Nexys3板卡上操作按键和DIP开关,观察打印信息的变化. 注意:如果前面没有选择生成链接脚本文件,则需要选择RUN→ RUN,来运行程序. 基于学生设计的MIPS IP 的SoC * MIPS MIO BUS GPIO GPIO VGA BTN PS2 VGA SRAM 分频 VRAM 去抖 GPIO SW GPIO LED GPIO 7-Seg LED版:乒乓游戏- VGA版:俄罗斯方块、打砖块 教学实验平台:硬件系统综合设计 设计自己的CPU和计算机系统、用自己的操作系统管理 自己的计算机,运行用自己设计应用程序 QS-I 简易DIY计算机硬件系统(综合设计) 本系统是《计算机组成原理与设计》的后继《计算机硬件综合实践》课程的实验系统。学生利用《计算机组成》或《计算机体系结构》课程设计的不同性能的CPU 核,继续深入实现完整计算机系统所需的基本外部设备

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档