FPGA_ASIC-图像处理系统中SDRAM控制器FPGA实现.pdfVIP

FPGA_ASIC-图像处理系统中SDRAM控制器FPGA实现.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
图像处理系统中 SDRAM 控制器的 FPGA 实现 The Implementation of SDRAM Controller Based on FPGA in a Digital Image Processing System (1. 中国科学院长春光学精密机械与物理研究所;2.中国科学 院研究生院) 庞双德 1,2,刘艳滢 1 PANG Shuang-de LIU Yan-ying 摘要:简要介绍了SDRAM工作原理并认真研究了Altera提供的SDRAM控制器,根据实际系统使 用需要加以修改简化,设计了对修改后控制器进行操作的状态机。采用全页突发读写模式, 每次读/写后自动刷新,省掉了传统设计中的刷新计数控制逻辑。整个设计采用VHDL实现, 已在实际系统中成功使用。 关键词: SDRAM控制器; FPGA; 状态机; 高速缓存 中图分类号: TP274+.2 文献标识码:A Abstract: Principles of SDRAM are introduced in this paper. After careful studying of the SDRAM Controller issued by Altera, the article modified and simplified it and designed a FSM to control it for the sake of the practical use. Fullburst read/write mode is adopted and the SDRAM is refreshed at the end of each read/write operation which omits the refreshing logic in traditional design. The design is implemented with VHDL and has been successfully used in our digital image system. Keywords: SDRAM Controller; FPGA; finite state machine; cache 1、引言 在实时视频图像处理系统中,由于要对视频图像进行实时处理,而视频数据流的数据 量大,实时性要求高,所以需要高速大容量的存储器作为图像数据的缓存。SDRAM ( Synchronous Dynamic RAM,同步动态随机存取存储器)相比于SRAM(Static RAM,静 态随机存取存储器)等存储器具有容量大、速度快、体积小、价格低等优点,因此成为图像 处理系统中常用的数据存储器。但SDRAM的控制逻辑比较复杂,对时序要求也十分严格,所 以需要设计专门的SDRAM控制器以完成和SDRAM芯片的接口。本文在对Altera提供的SDRAM控 制器IP核适当修改的基础上实现了对图1的图像处理系统中SDRAM的有效控制。 FPGA ADV7123 数字视频输入 模拟视频输出 SDRAM 图1 在以上系统中,Camera Link 接口的相机送出的高速 LVDS 视频信号经 Channel Link 接 收芯片 DS90CR288 接收转化为 TTL 电平后送给 FPGA,再由通过 FPGA 实现的SDRAM 控制器将 有效像素数据写入 SDRAM。另外,通过 SDRAM 将有效像素数据读入 FPGA 并实现对图像的处 理算法后送视频编码芯片 ADV7123进行 D/A 转换,显示。 2、SDRAM 的工作特性 本系统中用到的是Hynix公司的HY57V283220-7型号的SDRAM芯片,其容量为128Mbit(4 Banks x 1M x 32Bit),下面将以它为例简要介绍SD

文档评论(0)

xiaofei2001129 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档