基于FPGA的极化码译码研究及实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的极化码译码研究及实现.pdf

盆j罄I箧l萋羹li萋睡l夔ii隧塑!!!旦!!皇!!!旦!堕!呈竺!!旦!里里Y 基于FPGA的极化码译码研究及实现 邓媛媛,卿粼波,王正勇,高菁汐,徐成强 (四川I大学电子信息学院,四川I成都610064) 摘要:在二进制离散无记忆信道中极化码可以达到其信道极限容量,并且实现的复杂度较低,这在通信领域无疑 Cancel. 1ation)译码算法,并将该算法的蝶形结构改进为线形结构从而提高了译码效率;接着对译码算法做了包括最小和译 码、定点量化和资源共享的改进,以便于在硬件中更容易实现;最后在FPGA中实现了极化码的译码并给出了测试 波形以及对不同编码块长度的综合资源进行了对比。实验结果表明,译码的最高频率可达145MHz,吞吐率可达 36.4 Mbps。 关键词:FPGA;极化码;信道极化;SC译码 中图分类号:TP368 文献标识码:A a1.Theresearchand of codedecod— 英文引用格式:DengYuanyuan,QingLinbo,WangZhengyong,et implementation polarization basedon ofElectronic ing FPGA[J].ApplicationTechnique,2017,43(6):37—40,44. Theresearchand of code basedOnFPGA implementation polarizationdecoding DengYuanyuan,QingLinbo,WangZhengyong,GadJingxi,XuChengqiang ofElectronicsandInformation (School 610064,China) Engineering,SichuanUniversity,Chengdu the discrete codecanachieveitschannel limitandits Abstract:Inbinary memorylesschannel,polarization capacity implementa— tion is isa incommunicationit isa research low,which breakthrough field,SO very complexityrelatively major important torealize code in SC isintroducedandthe structureisconvert- polarizationdecodingFPGA.Firstly,thedecodingalgorithm butterfly edintolinerstructureinorderto the of the is minimumdecod— improveefficiency algorithmimpmv

文档评论(0)

聚文惠 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档