基于FPGA和DDR的高效率矩阵转置方法.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA和DDR的高效率矩阵转置方法.pdf

第39卷第4期 现代雷达 V01.39No.4 2017年4月 ModemRadar Apr.2017 ·信号处理· 基于FPGA和DDR的高效率矩阵转置方法 吴沁文 (南京电子技术研究所, 南京210039) 摘要:用可编程门阵列(FPGA)作为主处理芯片实现雷达信号处理时,大阶数矩阵转置经常由于双倍速率同步动态随机存 储器(DDR)的跳行访问速率而成为系统处理速率的瓶颈。文中分析了DDR的读写机制,对DDR读写时间的组成进行了 定量分析,提出了一种提高矩阵转置效率的分块式矩阵转置方法。该方法采用矩阵分块技术,使矩阵转置时DDR的读写 速率得以均衡,从而提高DDR读写的平均效率。文中提供了矩阵转置效率的实验室实测数据,验证了该方法的有效性。 该方法已在工程实践中得到了成功的应用。 关键词:可编程门阵列;双倍速率同步动态随机存储器;矩阵转置 中图分类号:TN957.51 文献标志码:A 文章编号:1004~7859(2017)04一0034—07 Matrix MethodBasedonFPGAandDDR HighEf行dency Transposition WU Oinwen ResearchInstituteofElectronics (Nanjing Technology,Nanjing210039,China) radar FPGAasthe tothelow rateof Abst豫ct:In 8ignalproeessingsystemusing cessingchips,due jump—mwaccessing of matdx oftenbecomethebottleneckthe detailed tlle DDR,large-dimensiontransposition system paper analysis pmcessing.7rhis accessmechanism0f the ofDDRaccess a matrix DDR,andquantitativelyanalysiscomposition time,andpresentspartitioning t0 ofm撕x matrix method metllod balancestlle 协msposition emciency transposition.Using partitioning improve technology,mis access betweenDDRreadaIIdwrite thematrix tlle 0fDDRac- speed during traIlspositionprocess,thusimproveavemgeemciency of labtestsofDD

文档评论(0)

聚文惠 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档