- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
voltage-controlled attenuators 期末报告 - 专题周记系统
voltage-controlled attenuators
期末報告
系年班:電子工程系三年甲班
組員:楊長耕 、林凱翔 、李冠玟
學號:D9972694 、D9972839 、D9930374
指導老師: 王啟林老師
一、摘要 :
在大三上時就開始進入實驗室,學習一些模擬軟體如TCAD 、SPICE但
還不是很熟悉,三下開學沒多久後因系院的規定所以就跟老師約了天
時間開會,分組分完並決定這學期要研究的專題名 Variable-Gain-
CMOS amplifier 。從那之後我們就著手開始尋找相關的資料,先從原
理的部分慢慢了解與探討發現其實可調增益放大,有不同的控制方式
例如數位增益: 控制、電流分流式增益控制、並聯回授式增益控制、
級間匹配式增益控制,在經過考量之後我們決定朝著並聯回授式增益
控制這方面作為專題實驗的主軸,並解開始尋找並聯回授式增益控制
相關的原理及範例實驗,經過一段時間的思考與設計完成了我們要模
擬的實驗電路,除了理論值的推算外我們另外還學習了Pspice這套模
擬軟體,利用這套軟體來作數值的模擬以及計算。
在主要實驗的分析上增益放大用軟體跑的出來,但是在其他數值方面
因為觀念的不熟習以及軟體上的操作尚未成熟,輸入輸出的電阻阻抗
值並不能一並展示出來,有點可惜希望在暑假的部分能完成這項部
分。
在未來的部分就要依老師的規畫繼續向下開始研究,並且將Pspice
使用的更為熟悉。
二、原理介紹 :
簡介 :
CMOS是由一個 PMOS與一個NMOS組成的,在瞬時電壓有PMOS與NMOS導通
不導通的問題,所以比線性的BJT效率要高得多,因此功耗很低。
CMOS邏輯電路具有一下優點 : 1、允許的電源電壓範圍寬,方便電源電
路的設計 2 、邏輯擺幅大,使電路抗干擾能力強 3 、靜態功耗低4 、
隔離閘結構使CMOS期間的輸入電阻極大,從而使 CMOS期間驅動同類邏
輯門的能力比其他系列強得多
3.可調變增益放大器 :[1]
可調變增益放大器( Variable gain amplifier )利用電壓控制的線性衰
減電路,它有著改變增益、調整信號動態範圍、穩定信號功率的作用。
可調變增益放大器已用於多種遙控感應系統和通信設備生醫系統上
應用多年。從超聲波、雷達、激光雷達到無線通信,甚至語音分析等
方面的應用都是利用VGA的可調變增益特性以提高動態性能。
可調變增益放大器依據增益變化方式的不同可以分為增益步進變化
的可編程增益放大器( Programmable Gain Amplifier ,PGA )與
增益連續變化的可調變增益放大器(Variable Gain Amplifier ,VGA )。
PGA是使用數字電路控制增益變化,它必須在軟體控制下以固定步進
(通常6dB步進)做到可變增益控制,簡化了控制電路的設計,但是
增益卻是離散的。VGA則是使用模擬信號控制增益,增益可以連續
變化,因此可以避免因增益突變而造成調制信號的接收解調錯誤。。
可調變增益放大器因控制方式的不同又分為兩種,一種是數位增益控
制,另一種則是類比增益控制。
數位增益控制 :
利用數位訊號配合不同增益級串接達到增益變化控制的功能。而且需
要較 多的控制線路,比起類比電路較不經常使用。
可調變增益放大器 :
電流分流式增益控制:
主要是在疊接放大器的輸入級加入一個可控制的並聯回授機制,藉由
控制回授與否來決定輸出增益的大小,多用於疊接式低雜訊放大器。
並聯回授式增益控制:
採用並聯多組電晶體,藉由控制各組電晶體的導通與否,來影響輸出
增益的大小,多用於中頻可調變增益放大器,配合控制電路達到線性
分貝增益調整。
基於CMOS 製程的數位步進衰減器設計
上網時間: 2005 年06 月23 日 打印版 訂閱 字型大小:
關鍵字:DSA 數位步進衰減器 PE4302 PE4304 SPDT
採用CMOS 技術的數位步進衰減器能提供較高的抗ESD 能
力、高線性度、低插入損耗、串聯及並聯邏輯介面以及專有的
超低噪音負電壓產生器。本文基於Peregrine 半導體公司的單
晶片數位步進衰減器(DSA ,Digital Step Attenuator)產品系列,
闡述了DSA 通用設計方法、RF CMOS 製程以及這些元件的性
能。
您可能关注的文档
- MOCVD重大装备.DOC
- McTiVia将你的网路世界,放大呈现! - Awind.PDF
- Model750 磁场方位测斜仪 - 星网宇达.PDF
- MOS 管– MOSFET 功率场效应晶体管Symbol ID Rg tr tf PD Tj.PDF
- MOS场效应管的开关特性 - Read.DOC
- MOSFET及IGBT栅极专用驱动电路(五).PDF
- MOV(压敏电阻)突波吸收器 - TopsUnitedcom.PDF
- Model 760 电容压力计绝对压力传感器.PDF
- MRI 腹部扫描 - UW Medicine.PDF
- MHF系列高频射频同轴旋转接头产品规格书.PDF
- V-XCAST DVB-T(COFDM)激励器 - 北京佩斯电子有限责任公司.PDF
- V型纤维滤池设计及运行 - 工业水处理.PDF
- T细胞活化的双信号刺激.PPT
- WDB 精密线位移导电塑料传感器 - 电子元器件.PDF
- WDYL - 图纸1 - 慧石科技.PDF
- WER 普及赛——“ 工业时代”竞赛规则.PDF
- W1045 应变仪式进气歧管绝对压力传感器的结构与工作原理.PDF
- WcdOefgh)ijklmnopqIrstu - 大连医科大学学报.PDF
- Walled Tube with Folding Patterns Baesd on - 科技导报.PDF
- Windows Server Hyper-V 管理包简介 - System Center Core.DOC
文档评论(0)