计算机结构及逻辑设计(9ALU).pptVIP

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机结构与逻辑设计 基本算术运算电路 本章开始,主要利用数字电路,设计计算机的组成结构和部分。 基本算术运算电路包括:加法、移位、比较 概念:半加器、全加器(加法的例子) 1位全加器 多位全加器 构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。 超前进位原理 目的:提高运算速度,维持2位运算的速度。 原理:见书上图4.5 特点:采用门电路的数量增加换取速度的提高。 移位算法 定点数:左移 x2 右移 /2 浮点数:区分阶码和尾数。 实现的方法: 集成芯片 移位存储法 比较电路 实现AB,AB,A=B 的电路 单bit的比较。 多个bit的比较。 多bit的比较电路 多bit电路的级联 ALU的组织 ALU概念:算术逻辑单元。 包括算术和逻辑在内的单元, 包括加、减、乘、除,bit与、或、非等操作。 加法运算 加法运算的ALU结构 操作数寄存器,累加器 概念。 操作过程: 一些问题讨论: (1)溢出问题,(2) 浮点数加法对齐。 减法运算ALU结构 在加法器的基础上添加求补环节实现减法 乘法运算ALU结构 1. 连加法实现乘法运算 乘法运算ALU结构(2) 2. 移位相加法实现乘法器 (1)部分积左移 (2)部分积之和右移 3. 复杂度和全加器容量(n还是2n)之均衡 乘法ALU应注意的问题 其他考虑 1. 符号运算 2. 补码运算的去符号处理 3. 全加器溢出问题 乘法器 乘法表 逻辑运算和中规模ALU 1. 按照位运算的逻辑运算: 与、或、非、同或、异或。 2. 中规模集成ALU模块 根据功能选择完成不同的加、减、乘等运算功能 中规模集成ALU模块 完成算术和逻辑运算功能 BCD加法 需要考虑结果的值偏移,需要加上0110。 1位BCD码运算 多位BCD算法 多位行波进位模式 BCD下10的补码运算 BCD码乘法运算,查表法 * * 第4章 算术逻辑运算电路 1位半加器 1位全加器 全加器 P Q CI Si CO 本位加数 低位向本位的进位 本位和 本位向高位的进位 全加器 全加器 全加器 全加器 C-1 C3 A0 A3 A2 A1 B0 B1 B3 B2 S0 S1 S2 S3 0 特点:进位信号是由低位向高位逐级传递的,速度不高。 累加器A 全加器 ADD 寄存器B 1. 取操作数(被加数M)存入累加器A 来自存储器 到存储器 2. 取另一操作数(被加数N)与M相加, 并存入累加器A 3. 将和数存入存储器 累加器A 全加器ADD 寄存器B 来自存储器 到存储器 求补电路 累加器A 全加器ADD 寄存器Y 来自存储器 到存储器 递减计数器C 来自存储器 优点:简单,易实现 缺点:累加器位数较大

文档评论(0)

xuefei111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档