DSP重点知识点总结修改版.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP 重点知识点 1. 数字信号处理的实现方法 (P1) 1) 在通用计算机上用软件实现 (速度较慢,一般用于DSP 算法模拟) 2) 在通用计算机系统中加上专用的加速处理机实现 (专用性强,应用受限,不便于系 统的独立运行) 3) 用通用的单片机实现——用于不太复杂的数字信号处理 (简单的DSP 算法) 4) 用专用的DSP 芯片实现——具有更加爱适合DSP 的软硬件资源,可用于复杂的数字 信号处理算法 5) 用专用的DSP 芯片实现——特殊场合,要求信号处理速度极高(专用性强,应用受 限) 2. DSP 两种含义(P2) 1) 数字信号处理技术 (Digital Signal Processing ) 2) 数字信号处理器 (Digital Signal Processor ) 3. DSP 芯片的结构(P2) 1) 哈佛结构 片内程序空间和数据空间是合在一起的,取指令和取操作数都是通过一条总线分时 进行的 2) 改进的哈佛结构 程序空间和数据空间分开,1 组程序存储器总线,3 组数据存储器总线,3 组地址总 线,允许同时取指令和取操作数,还允许在程序空间和数据空间之间相互传送数据 3) 多总线结构 一个机器周期内可以多次访问程序空间和数据空间,如TMS320C51x 内部有P、C、 D、E 共4 条总线,每条总线又包括地址总线和数据总线 4) 流水线结构 4. DSP 芯片的分类(P4) 1) 按照基础特性分类: 静态DSP 芯片 一致性DSP 芯片 2) 按照数据格式分类: 定点DSP 芯片 浮点DSP 芯片 3) 按照用途分类: 通用型DSP 芯片 专用型DSP 芯片 5. TMS320C54x 硬件结构(P8) 1) TMS320 系列同一代芯片具有相同的CPU 结构,但是片内存储器和片内外围设备的 配置是不同的 2) TMS320C54x 是16 位定点DSP,采用改进的哈佛结构,有一组程序总线和三组数据 总线 6. TMS320C54x 总线结构(P10) 片内有8 条16 位主总线:4 条程序/数据总线和4 条地址总线 1 7. 累加器(P11) 39~32 31~16 15~0 ACCA 累加器A AG AH AL 保护位 高阶位 低阶位 39~32 31~16 15~0 ACCA 累加器B BG BH BL 保护位 高阶位 低阶位 累加器A 和累加器B 的差别仅在于累加器A 的31~16 位可以用做乘法器的一个输入, 累加器A 可以用来累加器寻址。 8. 处理器工作方式控制及寄存器PMST (P15) 16~7 6 5 4 3 2 1 0 IPTR MP/MC OVLY AVIS DROM CLKOFF SMUL SST PMST 各位定义 1) IPTR:中断向量指针,9 位字段中断向量驻留的128 字程序存储区地址。复位时9 位全置1, 中断向量序号为0→1111 1111 1000 0000 即向量地址FF

文档评论(0)

00625 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档