- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
模电教材 项目7.ppt
(2)集成十进制同步加/减计数器74LS190 目前常见的计数器芯片有十进制、十六进制、七位二进制、十二位二进制、十四位二进制等几种,当需要其他进制的计数器时,只能用已有的计数器芯片经过外电路的不同连接方式实现。 假设已有N进制计数器,需要得到M进制计数器。则会出现MN和MN两种可能的情况。下面分别讨论两种情况下构成任意进制计数器的方法。 一. MN的情况 在N进制计数器的顺序计数过程中,若设法使之跳越N—M个状态,就可以得到M进制计数器。 实现状态跳越的方法有置零法(或称复位法)和置数法(或称置位法)两种。置零法可分为同步置零法和异步置零法;同样,置数法也可分为同步置数法和异步置数法。不同芯片的引脚功能不同,适用的方法也不同。 7.3.2任意系数分频电路的设计 1.用异步置零法或异步置数法实现M进制计数器 2.用同步置零法或同步置数法实现M进制计数器 同步置零法或同步置数法与异步置零法或异步置数法实现任意进制计数器的原理很相似,唯一的区别是同步置零法或同步置数法中用于状态译码的计数状态为稳定状态,属于计数器的有效状态循环,具体实现步骤如下: ①写出状态Sm-1的二进制代码; ②求出同步置零端或同步置数端输入信号的逻辑表达式; ③画连线图。 二.MN的情况 当MN时,必须用多片N进制计数器组合起来,才能构成M进制计数器。各片之间(或称为各级之间)的连接方式有串行进位方式、并行进位方式、整体置零方式和整体置数等四种方式。 1.串行进位或者并行进位 2.整体置零方式或整体置数方式 二.施密特触发器的应用 7.2.3 单稳态触发器 一.用555定时器组成的单稳态触发器 1.单稳态触发器的性能特点 单稳态触发器和前面介绍的触发器有所不同,一般来说具有如下特点: 第一,它具有一个稳定状态和一个暂稳状态; 第二,在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳态; 第三,暂稳状态维持一段时间以后,将自动返回到稳定状态,而暂稳态时间的长短,与触发脉冲无关,仅决定于电路本身的参数。 单稳态触发器一般用于定时、整形以及延时等。 2.用555定时器组成的单稳态触发器 二.单稳态触发器的应用 1.脉冲整形 2.脉冲定时 7.2.4 多谐振荡器 一.由555定时器组成的多谐振荡器 1.多谐振荡器的性能特点 多谐振荡器是一种自激振荡电路,只要接通电源在其输出端就可获得矩形脉冲。多谐振荡器没有稳定状态,只有两个暂稳态,可以通过电容的充电和放电实现两个暂稳态相互交替进而产生振荡信号。由于输出的矩形脉冲中含有丰富的高次谐波,所以把这种电路叫做多谐振荡器。 2.由555定时器组成的多谐振荡器 利用EWB软件可以对图7-24的多谐振荡器进行仿真验证,仿真电路与仿真结果如图7-26所示。按图7-24连接电路,用示波器监测555定时器的OUT端和TH端(即电容正极板),在示波器的面板上选择适当的参数观察波形,结果与图7-25的理论结果是一致的。 图7-26 多谐振荡器仿真电路图 单元3 计数器 用以统计输入计数脉冲CP个数的电路,称为计数器。它主要由触发器组成。计数器的输出通常为现态的函数。 计数器累计输入脉冲的最大数目称为计数器的“模”,用M表示。计数器的“模”实际上是计数器的有效状态数。如M=6计数器,又称六进制计数器。 计数器的种类很多,特点各异。它的主要分类如下: 1.按计数进制分 二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。 十进制计数器:按十进制数运算规律进行计数的电路称作十进制计数器。 任意进制计数器:二进制计数器和十进制计数器之外的其它进制计数器统称为任意进制计数器。如五进制计数器、六十进制计数器等。 2.按计数增减分 加法计数器:随着计数脉冲的输入作递增计数的电路称为加法计数器。 减法计数器:随着计数脉冲的输入作递减计数的电路称为减法计数器。 加/减计数器:在加/减控制信号作用下,可递增计数,也可递减计数的电路,称为加/减计数器,又称可逆计数器。 3.按计数器中触发器翻转是否同步分 异步计数器:计数脉冲只加到部分触发器的时钟脉冲输入端上,而其它触发器的触发信号则由电路内部提供,应翻转的触发器状态更新有先有后的计数器,称为异步计数器。 同步计数器:计数脉冲同时加到所有触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器,称为同步计数器。显然,它的计数速度要比异步计数器快得多。 2.同步十进制加法计数器 图7-30所示为由JK触发器组成的8421BCD同步十进制加法计数器的逻辑图,其状态转换真值表如表7-6所示。 ③逻辑功能。由表7-6可以看出,该电路在输入第十个计数脉冲后返回到初试的0000状态,同时CO向高位输出一个下降沿的进位信号。
文档评论(0)