- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
主从JK触发器
12.7.3 JK触发器 维持—阻塞边沿D触发器 CMOS主从结构的边沿触发器 * 二、 主从JK触发器 一、 同步JK触发器 1. 电路与符号 二、 主从JK触发器 2. 动作特点 * 触发器的翻转分两步动作。第一步,在CP=1的期间主触发器接受输入端的信号,被置成相应的状态,而从触发器保持;第二步,CP下降沿到来时从触发器按照主触发器的状态变化,使Q、 Q相应地改变状态。 * 因为主触发器本身是一个同步RS触发器,所以在CP=1的全部时间里输入信号都将对主触发器起控制作用。 * 主从JK触发器有一次变化现象,即在CP=1期间, 主触发器的状态只能变化一次。 3. 逻辑功能(同前) 4. 带异步置零端和异步置1端的主从JK触发器 * 符号 * 和 作用 ①、当 =0, =1时,触发器直接(异步)置0; ②、当 =1, =0时,触发器直接(异步)置1; ③、当 = =1时,触发器的状态由CP、同步输入信号J、K和触发器的原态决定。 电路分析 RD=0,直接置0 0 1 1 1 1 0 0 1 SD=0,直接置1 1 0 0 0 1 1 1 1 主从J-K触发器的工作波形 与输入主从JK触发器的逻辑符号 主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP=1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引起,因此其抗干扰能力尚需进一步提高。 5. 由主从JK触发器构成主从T触发器 由主从JK构成的T触发器 主从T触发器逻辑符号 T触发器的逻辑功能: T 0 保持,T 1 翻转 12.7.4 D触发器 二、 边沿D触发器 一、 同步D触发器 二、 边沿D触发器 设计要求:四人参加比赛,每人一个按钮,其中最先按下按钮者,相应的指示灯亮;其他人再按按钮不起作用。 电路的核心是74LS175四D触发器。其内部包含了四个D触发器,各输入、输出以字头相区别,管脚图见下页。 应用举例------四人抢答器 CLR D CP Q CLR D CP Q CLR D CP Q CLR D CP Q 1Q 1D 2Q 2D GND 4Q 4D 3Q 3D 时钟 清零 USC 公用清零 公用时钟 74LS175管脚图 +5V D1 D2 D3 D4 CLR CP 1 2 2 清零 CP 赛前先清零 0 输出为零发光管不亮 74LS175
文档评论(0)