第四章45数据选择器07.pptVIP

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章45数据选择器07

4.4.3 数据选择器 定义:在多路数据传送过程中,能够根据需要将其中任意一路挑选出来的电路,叫做数据选择器,也称为多路选择器,其作用相当于多路开关。 常见的数据选择器有四选一、八选一、十六选一电路。 二、集成电路数据选择器 (1) 八选一数据选择器74HC151 (2) 数据选择器的应用 例 试用8选1数据选择器74HC151实现下式: 实现并行数据到串行数据的转换 P157 总结 1.组合逻辑电路的分析(已知逻辑电路图,分析逻辑功能。四步) 2.组合逻辑电路的设计(已知逻辑功能,画出逻辑电路图) 3.几种常用的组合逻辑电路 编码器:普通编码器(特点),优先编码器CD4532 ( 8-3编码器,高电平有效,输入使能端,输出使能端,状态工作标志) 74148 也是8-3编码器输入输出使能和状态工作标志都是低电平有效 译码器:二进制译码器, 74x139 (双2线-4线译码器) ; 74HC138(3线-8线译码器) 二-十进制译码器, 74HC42 低电平有效 显示译码器74HC4511 利用译码器实现逻辑函数 数据分配器 数据选择器八选一74HC151 利用数据选择器实现逻辑函数 数值比较器4位数值比较器74HC85 加法器 (半加器,全加器) 第四章 组合逻辑电路 一、数据选择器的定义与功能 (3) 逻辑电路图 ≥1 Y S1 1 S0 1 I3 I2 I1 I0 地址码 I2 0 0 0 1 1 0 1 1 I0 I1 I3 S1 S0 Y (1) 真值表 (以四选一数据选择器为例) (4) 逻辑符号(附加控制端) S1 S0 四选一 I3 I2 I1 I0 E Y (2) 输出表达式 Y= S1S0 I0 +S1S0 I1 +S1S0 I2 +S1S0 I3 74HC151 E Y 功能表: 数据选择器的扩展 逻辑函数产生器   比较可知,表达式中都有最小项mi,利用数据选择器可以实现各种组合逻辑函数。 8选1 数据选择器的扩展 4.4.4 数值比较器 一、1位数值比较器 1、真值表 2、输出逻辑表达式 3、逻辑图 =FAB + FAB FAB=AB FAB=AB FA=B=AB+AB =AB+ AB 1 0 0 1 0 0 1 0 0 1 0 0 A B F F (AB) F (A=B) (AB) 0 0 0 1 1 0 1 1 Y(A=B) ≥1 1 1 Y (AB) Y (AB) A B 二、多位数值比较器 常用多位数值比较器有74HC85,它能进行两个4位二进制数的比较。 电路结构不同,扩展端的用法就可能不同,使用时应加以注意。 不进行片接时,其扩展输入端应满足: 74HC85 F (AB) F (A=B) F (AB) I (AB) I (A=B) I (AB) B3 B2 B1 B0 A3 A2 A1 A0 I (AB) I (A=B) I (AB) =010 4.4.5 算术运算单元 加法器是构成计算机中算术运算电路的基本单元。 一、1位加法器 1、1位半加器 只能将两个1位二进制数相加,不能将低位的进位信号纳入计算的加法器称为1位半加器。 真值表 0 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 A B S C 输 入 输 出 输出逻辑表达式 逻辑图 S=AB+AB=A⊕B C=AB 逻辑符号 =1 A B S C 2、1位全加器 能将低位的进位信号纳入计算的加法器称为全加器。 1位全加器真值表 输入 输出 A B CI CO S 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 0 0 1 1 0 0 1 0 1 1 1 1位全加器输出表达式: 逻辑符号: CO ∑ CI S CI B A CO 二、多位加法器 两个多位数相加时每一位都可能出现进位信号,因此,必须使用全加器。 1、串行进位加法器 =(10101)2 = 16+4+1 =(21)10 (1110)2+(0111)2 1 0 0 1 1 1 0 1 1 1 1 例如做14+7的运算: 0 1 1 1 0 0 CO ∑ CI A B S CO ∑ CI A B S CO ∑ CI A B S CO ∑ CI A B S 4位串行进位加法器: 特点:进位信号是由低位向高位逐级传递的,速

文档评论(0)

wnqwwy20 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档