网站大量收购闲置独家精品文档,联系QQ:2885784924

带有高阻态选通与复位控制的四选一多路选择器.doc

带有高阻态选通与复位控制的四选一多路选择器.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
带有高阻态选通和复位控制的四选一多路选择器 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY MUX41A IS PORT(A,B,C,D,RST,EN:IN STD_LOGIC; S1,S0:IN STD_LOGIC; Y:OUT STD_LOGIC); END ENTITY MUX41A; ARCHITECTURE ONE OF MUX41A IS SIGNAL S1S0:STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN S1S0=S1S0; PROCESS(RST,EN,S1S0) BEGIN IF RST=1 THEN Y=0; ELSIF EN=1 THEN CASE S1S0 IS WHEN00=Y=A; WHEN01=Y=B; WHEN10=Y=C; WHEN11=Y=D; WHEN OTHERS=Y=NULL; END CASE; ELSE Y=Z; END IF; END PROCESS; END ARCHITECTURE ONE; 带有复位和时钟使能的4位加法二进制的计数器 library ieee; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY CNT4j IS PORT(RST,CLK,EN: IN STD_LOGIC; Q: OUT STD_LOGIC_VECTOR(3 DOWNTO 0); COUT: OUT STD_LOGIC); END; ARCHITECTURE ONE OF CNT4j IS BEGIN PROCESS(RST,CLK,EN) VARIABLE QQ:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN IF RST=1 THEN QQ:=(OTHERS=0); ELSIF CLKEVENT AND CLK=1 THEN IF EN=1 THEN QQ:=QQ+1; IF QQ=1111 THEN COUT=1; ELSE COUT=0 ; END IF; END IF; END IF;Q=QQ; END PROCESS; END; 带有复位和时钟使能的4位减法二进制的计数器 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY CNT4jian IS PORT(RST,CLK,EN: IN STD_LOGIC; Q: OUT STD_LOGIC_VECTOR(3 DOWNTO 0); COUT: OUT STD_LOGIC); END; ARCHITECTURE ONE OF CNT4jian IS BEGIN PROCESS(RST,CLK,EN) VARIABLE QQ:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN IF RST=1 THEN QQ:=(OTHERS=0); ELSIF CLKEVENT AND CLK=1 THEN IF EN=1 THEN QQ:=QQ-1; IF QQ=0000 THEN COUT=1; ELSE COUT=0; END IF; END IF;END IF;Q=QQ;END PROCESS;END; 带有复位和时钟使能的4位加减可控二进制的计数器 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY CNT4 IS PORT(RST,CLK,EN,UPDOWN: IN STD_LOGIC; Q: OUT STD_LOGIC_VECTOR(3 DOWNTO 0); COUT: OUT STD_LOGIC); END; ARCHITECTURE ONE OF CNT4 IS BEGIN PROCESS(RST,CLK,EN,UPDOWN) VARIABLE QQ:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN IF RST=1 THEN QQ:=(OTHERS=0); ELSIF CLKEVENT AND CLK=1 THEN IF EN=1 THEN IF UPDOWN=1 THEN QQ:=QQ+1; IF QQ=1111 THEN COUT=1; ELSE COUT=0 ;END IF; ELSE QQ:=QQ-1; IF QQ=0000 THEN COUT=1; ELSE

文档评论(0)

0520 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档