- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
中北大学,韩炎,数电3
第 3章 组合逻辑电路 3.1 概 述 一、组合逻辑电路的概念 二、组合逻辑电路的分类 3.2 组合逻辑电路的分析方法和设计方法 3.2.1组合逻辑电路的基本分析方法 3.2.2组合逻辑电路的基本设计方法 3.3 常用若干组合逻辑电路 一、编码器的概念与类型 3.3.2 译码器 一、译码的概念与类型 二、二进制译码器 3.4 数据选择器和数据分配器 一、数据选择器和数据分配器 3.5数值比较器和加法器 一、数值比较器 二、加法器 3.6 组合逻辑电路中的竞争冒险 一、竞争冒险现象及其危害 二、竞争冒险的产生原因 二、检查竞争冒险的方法 8 选 1 数据选择器 CT74LS151 CT74LS151 ST A2 A1 A0 D0 D7 D6 D5 D4 D3 D2 D1 ST Y Y CT74LS151的逻辑功能示意图 8 路数据输入端 地址信号输入端 互补输出端 使能端,低电平有效 1、 8选 1 数据选择器 二、常用数据选择器的逻辑功能及其使用 CT74LS151 ST A2 A1 A0 D0 D7 D6 D5 D4 D3 D2 D1 ST Y Y CT74LS151逻辑功能示意图 ST = 1 时禁止数据选择器工作 ST = 0 时,数据选择器工作。选择哪一路信号输出由地址码决定。 8 选 1 数据选择器CT74LS151 真值表 D7 D7 1 1 1 0 D6 D6 0 1 1 0 D5 D5 1 0 1 0 D4 D4 0 0 1 0 D3 D3 1 1 0 0 D2 D2 0 1 0 0 D1 D1 1 0 0 0 D0 D0 0 0 0 0 1 0 × × × 1 Y Y A0 A1 A2 ST 输 出 输 入 因为若A2A1A0=000,则 因为若A2A1A0=010,则 Y=D0 Y=D2 D7 D7 1 1 1 0 D6 D6 0 1 1 0 D5 D5 1 0 1 0 D4 D4 0 0 1 0 D3 D3 1 1 0 0 D2 D2 0 1 0 0 D1 D1 1 0 0 0 D0 D0 0 0 0 0 1 0 × × × 1 Y Y A0 A1 A2 ST 输 出 输 入 CT74LS151 输出函数表达式 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 Y = A2A1A0D0 + A2A1A0D1 + A2A1A0D2+ A2A1A0D3+ A2A1A0D4+ A2A1A0D5+ A2A1A0D6+ A2A1A0D7 Y = A2A1A0D0 + A2A1A0D1 + A2A1A0D2+ A2A1A0D3+ A2A1A0D4+ A2A1A0D5+ A2A1A0D6+ A2A1A0D7 = m0D0+ m1D1+m2D2+ m3D3+ m4D4+m5D5+ m6D6+ m7D7 74LS153 S A1 A0 1D0 1D3 1D2 1D1 S1 1Y 2Y 双4选1数据选择器74LS153逻辑功能示意图 2D0 2D3 2D2 2D1 S S2 两个数据选择器的公共地址输入端。 数据选择器 1 的输出 数据选择器 1 的数据输入、使能输入。 数据选择器 2 的数据输入、使能输入。 数据选择器 2 的输出 内含两个相同的 4 选 1 数据选择器。 2、双 4选 1 数据选择器74LS153 1D0 2D0 1D1 2D1 1D2 2D2 1D3 2D3 1D0 0 1D1 0 1D2 0 1D3 0 0 2D0 0 2D1 0 2D2 0 2D3 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 X X Y1 Y2 S1 S2
文档评论(0)