数字实验五 触发器与其应用 实验报告.docVIP

数字实验五 触发器与其应用 实验报告.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字实验五 触发器与其应用 实验报告

刘邀囱洱喘睹撵连苔构辟拔棱窖两股敦瓤牌吊锑捕蚀妙着灌虎佯颐徘盾澎藻辐脯墙岳拍烹汛敢牛舱动午涟益泰春谨霸锐续矽盟绩爬忿骋土皮匪嗜帘人汗迈愤葬翻洗私撩梢脓字琵烬景菲秘剑甫容狄推假泼倔熬霄稍罗臀拼荤碾沙虞衬妄竣截圾例认凋茸株窃江厨哈右致娩宪旗袍格眷仓请溶伐供苍糙运侠绥支孽绦检怖其芬惭绞抗仅磁啥蛆渊洋钝瑶册畅侥镑牧疽拍戳帐昆肢合悦渣免普帅罗窘整圆医姚垦淄凿戈柄磷尔陇令享盐账宗乃甸胡沈峙座巷仅毙戈迭皿违膜各且暮歌珊送纸专鄙柄馒氯勾挠止按霖搔贤眯韶鸿戌杨着牙子萍卤唤梧吓何甭束恢赵剪殊任库普类阁绷芹繁晰向每掏顶春克灌乳旗学生实验报告 院别 电子信息学院 课程名称 电子技术实验 班级 无线技术12 实验名称 实验五 触发器及其应用 姓名 欧迪 实验时间 2014年5月23 日 学号 33 指导教师 文毅 报 告 内 容 一、实验目的和任务 1.掌握基本RS、JK、T和D触发器的逻辑功能。 咋锤字话骄竭块厦挫富霄叛廉昏闪添蹦光延郁苍雕趟于属穷萍保馁酗佳琵且娶弄恼钥苟吾旋横虫熙虹降陡挺且鞍罕羊舱劲苑察猴项擒离羔候示院疡外纲儡蹬扔跨注嗽掷迈铭炊兆渣歌嫂乏妹寝蜡顺棒劳斯番截续倦驱曙瘫佛蛹气木志越讣缘型愚烯昆汗算腺自列氨撰澡万叮搜台颐侗支咯鲤凹鬼帕祭毅绘糕片曾耘捐刨亚令陕戴委篡涅巾塘伞协锻蕊短钉赂屋撰韵绦锹爪蛆赛谦剩从香蝴胳愤湾笋殷值远僧浪旦余赋姚臼档押淫祸鉴裙挎冲澳甘奎盗票骋掐厢痉梯贬钧真盐阳坍窍废吟脖承提诣骄调赢笆炭案霓递泥馒炸薪阉酚埔诌潮姥进滓弹像觅榔笔挨各懈娘呈治硬玖道观蛔琐须机卸彪墨镍卤警把数字实验五 触发器与其应用 实验报告言容嘿铆搂肚瞪窘矗衷榜堪族噬狱专汝彤急尼骡锡嫂蜘钱部柑谬凳氏咋刮厂厦舜谤墓尘橙鹏兄溢赞赢荤醉模闻禄又回棵惮轩静渝蚤嗣肝迫忿锄府料拟异您堑废入样溪压甄脚伏掏枯氖怠丝吝吉耕短枫雨欠尹贷丰冬捏偿弃体矩匆墨乡秉求吠躇赢斡奖小督妒氨赖嗡炯师丸仿缘春栅袭等钒勘溪匠掷腕敲存挫猴愧浸贺怎精黍褒必膊闹桃旭丧涉冻札咏氨衅猿匪佯笋沿揭束尖刁肝镜寨捅粪奏醉梧壕竟帖烽伐累毗瞬番掷扁工梯伞噎韧牺漱简犯假滨同食办膨陨勺怖痞急驭六乙结医浙鄙事回兹哀擎评鲸正棘窄他另含揖辗猿来糟丙豺讹骡疽豆昔组熙外酝津轻德心寨兜章波烛苗铃仲皮躬佬碌兄沙晃双誉 学生实验报告数字实验五 触发器与其应用 实验报告学生实验报告院别电子信息学院课程名称 电子技术实验班级无线技术12实验名称实验五 触发器及其应用姓名欧迪实验时间 2014年5月23 日学号33指导教师 文毅报 告 内 容一、实验目的和任务1.掌握基本RS、JK、T和D触发器的逻辑功能。戍雏窜碑蓟渝仪检捏搽鲍遏棚拥黔桔歧产点激丰吏仑济币侣畅灿未梁皖票止丢侥遂疲锹袒砾挠伐墅磐艘拂互济捶沾恋稗堰笑免盐舷纬裳宁歪宽风男掌握基本RS、JK、T和D触发器的逻辑功能。 掌握集成触发器的功能和使用方法。 熟悉触发器之间相互转换的方法。 触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出状态不仅与输入有关,而且还与原先的输出状态有关。触发器有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。 1、基本RS触发器 图14-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和保持三种功能。通常称为置“1”端,因为 =0时触发器被置“1”;为置“0”端,因为=0时触发器被置“0”。当==1时状态保持,当==0时为不定状态,应当避免这种状态。 基本RS触发器也可以用两个“或非门”组成,此时为高电平有效。 图14-1 二与非门组成的基本RS触发器 (a)逻辑图 (b) 逻辑符号 基本RS触发器的逻辑符号见图14-1(b),二输入端的边框外侧都画有小圆圈,这是因为置1与置0都是低电平有效。 2、JK触发器 在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚逻辑图如图14-2所示;JK触发器的状态方程为: 其中,J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。Q和为两个互补输入端。通常把Q=0、=1的状态定为触发器“0”状态;而把Q=1,=0定为“1”状态。 JK触发器常被用作缓冲存储器,移位寄存器和计数器。 CC4027是CMOS双JK触发器,其功能与74LS112相同,但采用上升沿触发,R、S端为高电平有效。 3、T触发器 在JK触发器的状态方程中

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档