- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北京航空航天大学
2008 ~ 2009 学年 第 一 学期
《数字电路与系统》期末考试试卷(A 卷)
( 2008 年 1 月 14 日)
班级:__________;学号:______________;姓名:__________________;成绩:___________
注意事项: 解答问题时,请给出必要的步骤;
第三、第四、第六、第七题,可以在题单印出的图、表格或指定的空白处作答;
绘制电路原理图可以采用国标符号,也可以采用美标符号。
计分栏:
一
(6分) 二
(15分) 三
(14分) 四
(10分) 五
(15分) 六
(25分) 七
(15分) 合计
正题:
一、(6 分 每小题3分)数制与编码
将十进制整数(26)10转换为二进制数和十六进制数;
如果以8-bit二进制补码(说明:含符号位共8 bit)表示有符号整数,请以十六进制的形式写出(-26)10的编码。
二、(15 分 每小题5分)设组合逻辑函数表达式为:
;
无关项为:。则:
试用译码器(注:译码器的规模自选)配合必要的门电路实现该组合逻辑函数;
考虑无关项的情况下,将逻辑函数表达式变换为最简“或—与”表达式;
试用“或非”门实现该逻辑函数,并绘出电路原理图。
三、(14 分 每小题7分)门电路的功能与特性
(本题的图、表见下页)
根据[图3-1]给出的CMOS门电路的原理图,以及[图3-2]给出的输入的波形图,绘出输出电压的波形;
根据[图3-3]给出的TTL门电路的原理图,填写输入输出变量真值表([表3-1]),并写出最简“与—或”形式的输出逻辑表达式。
四、(10分)根据[图4-1]的电路和[图4-2]的输入波形驱动,画出输出端Q和的波形;设t=0时的起始状态Q=0。
五、(15分)根据[图5-1]所示时序逻辑电路,试分析给出:
写出各触发器的驱动方程;
绘制状态转换表;
绘制状态转换图,并判断电路的功能。
六、(25分)试用4位同步二进制计数器74161(如[图6-1],功能如[表6-1])和可编程ROM(PROM)构成多路序列信号的输出;序列信号的顺序转换关系如[表6-2]所示。
绘出电路原理图(允许使用必要的逻辑门,PROM的容量自选);
绘出PROM内部编程结构的逻辑阵列图。
七、(15分)观察 [图7-1]给出的由555定时器组成的电路,电路参数如图所注,555内部的结构如[图7-2]所示,试分析:
说明电路的功能,判断未触发时vO的输出电平;
根据[图7-3]给出的输入信号的波形,绘出节点vI1处的电压波形,以及输出信号vO的波形;
计算输出的脉冲宽度。
第4页
30
25
20
15
10
5
(单位:ms)
t
0
(单位:V)
vI1
10
30
25
20
15
10
5
5
(单位:ms)
t
0
(单位:V)
vO
[图7-3]输入输出波形图
30
[图7-1]
GND
3
( TR )
vI2
2
vOC
vI1
(DISC)
7
(TH)
6
91kΩ
0.05μF
C
R
0.01μ
RD
VCO
4
5
VCC=12V
8
1
555定时器
vOC
[图7-2]555内部电路图
(双极性/TTL工艺的555芯片)
计数状态输出
CLK
74LS161
C
RD
LD
CP
ET
EP
D3
D2
D1
D0
Q3
Q2
Q1
Q0
[表6-1] 74161的功能
加法计数
保持,C=0
保持
同步置数
异步清零
1
0
×
0
1
1
×
×
×
×
×
×
×
×
0
1
1
1
1
1
1
1
0
CP
ET
EP
LD
RD
工作模式
时钟
使能
预置
清零
[图6-1]
t
循
环
[表6-2] 多路序列信号输出
顺序 Y3 Y2 Y1 Y0 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 1 0 0 0 5 0 1 0 1 6 0 0 1 0 7 0 1 0 1 8 1 0 0 0 9 0 0 1 1 10 0 0 1 0 11 0 0 0 1
Q2
Q1
Q0
FF2
FF1
FF0
[图5-1]
1
CP
C1
1K
1J
C1
1K
1J
C1
1K
1J
[图4-2]
t
0
Q
脉冲触发 主从JK触发器
[图4-1]
t
t
t
t
0
0
0
0
Q
K
J
CP
C1
1K
1J
Q
Q
CP
K
J
Y的最简“与—或”逻辑表达式为:
Y =
[表3-1] 真值表
A B C Y
TTL门电路
[图3-3]
20 kΩ
C
100Ω
Y
B
A
EN
1
t
t
t
t
[图
您可能关注的文档
最近下载
- 中心医院“十五五”发展规划(完整版).docx VIP
- 长沙市工贸企业安全生产管理基础资料 (指导手册).doc VIP
- 贵州省安全生产条例解读课件.ppt VIP
- 公路工程安全管理制度.docx VIP
- ISO 927-2009香辛料和调味品—杂质和外来物含量的测定.doc
- 压缩空气管径及压力损失计算表(管径、压损计算).xls VIP
- 2024年质量员-土建方向-岗位技能(质量员)证考试题库.pdf VIP
- 《无人机航拍技术》课件—06无人机拍摄实例分析.pptx VIP
- YB∕T 《电动汽车驱动电机用冷轧无底层取向电工钢带(片)》.pdf
- 《无人机航拍技术》课件—05无人机飞行的法规.pptx VIP
文档评论(0)