- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
A 19 A 18A17A16 A 15A14A 13 A 12A11…A0 选中的芯片及地址 1 0 0 0 0 0 0 0 0 … 0 RAM 80000H~ 1 0 0 0 0 0 0 1 1 … 1 (0#) 81FFFH 1 0 0 0 0 0 1 0 0 … 0 ROM 82000H ~ 1 0 0 0 0 0 1 1 1 … 1 (1#) 83FFFH 1 0 0 0 0 1 0 0 0 … 0 ROM84000H ~ 1 0 0 0 0 1 0 1 1 … 1 (2#) 84FFFH G1 G2A C B A 存贮器地址 IO/M G2B D7~D0 IO/M A19 A18 CPU A17 A16 A15 A14 A13 A12~A0 WR G2B Y7 G1 Y6 Y5 G2A Y4 138 Y3 C Y2 B Y1 A Y0 RAM CS WE ROM CS (1) ROM CS (2) 例2、已知一微机系统CPU与RAM和ROM的连接图如下,试分析RAM和ROM的地址范围。 ROM 2K×8 CS RAM 2K×8 CS A15 M/IO A14 A13 A12 A11 A10~A0 D7~D0 * * 5.4 存储器与CPU的连接 存储器是计算机系统中很关键的一个部件。CPU所要执行的程序和数据均要存储在存储器中。因此,CPU与存储器的连接就显得很关键。 CPU 存储器 系统总线 5.4.1 存储器与CPU连接应考虑的问题 1.存储器类型选择 RAM最大的特点是其存储的信息可以在程序中用读/写指令随机读写,但掉电时信息丢失。所以RAM一般用于存储用户的调试程序(或程序存储器中的用户区)、程序的中间运算结果及掉电时无需保护(存)的I/O数据及参数等。 ROM中的内容掉电不易失,但不能随机写入,故一般用于存储系统程序(监控程序)和无需在线修改的参数等。 2.CPU总线的负载能力 通常CPU总线的直流负载能力(也称驱动能力)为一个TTL器件或20个MOS器件(在逻辑高电平时为250uA,在逻辑低电平时为1.8mA)。因存储器基本上是MOS电路,直流负载很小(主要的负载是电容负载),所以在小型系统中,CPU可直接与存储器芯片连接。 而当CPU总线上需挂接的器件超过上述负载时,就应考虑在其总线与挂接的器件间加接缓冲器或驱动器,以增加CPU的负载能力。常用的驱动器和缓冲器有单向的74LS244以及Intel8282、8283等,用于单向传输的地址总线和控制总线的驱动;对双向传输的数据总线通常采用数据收发器74LS245或Intel8286、8287等实现驱动。 3.存储器的地址分配和片选问题 内存通常分为RAM和ROM两大部分,而RAM又分为系统区(即机器的监控程序或操作系统占用的区域)和用户区,所以内存的地址分配是一个重要的问题。另外,目前生产的存储器芯片,单片的容量仍然是有限的,所以总是由多片存储器芯片组成一个存储器系统。这就要求正确解决片选问题。 4.CPU的时序和存储器的存取速度之间的配合问题 CPU在取指令和读写操作时,什么时候送地址信号,什么时候从数据线上读数据,有它自己的固定时序。 而存储器芯片从外部输入地址信号有效,到把内部数据送至数据总线(或把数据总线上的数据送至内部存储单元),其时序也是固定的。
文档评论(0)