- 1、本文档共44页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数学评论练习
一, 数字逻辑基础;1. 用布尔代数化简逻辑函数表达式。;2. 用卡诺图法化简下列各式。;(3) F=AB+AB+BC+AC = A+B+C;(5) F(A,B,C) = Σm (1,3,5,7) = C;(7) F(A,B,C,D) = Σm(0,1,2,5,6,7,8,9,13,14);3. 写出下面逻辑图的函数表达式,要求表出每一级门的输出。;4. 输入信号A、B、C的波形如下所示。试画出F1、F2的波形图。;二, 组合逻辑;1. 分析下图所示的逻辑电路,写出表达式并进行简化。;2 . 分析下图所示逻辑电路,其中S3、S2、S1、S0为控制输入端,
列出真值表,说明 F 与 A、B 的关系。;3. 分析下图所示逻辑电路,列出真值表,说明其逻辑关系。;4. 下图所示为两种十进制数代码转换器,输入为余三码,
问:输出为什么代码?;5. 下图是一个受 M 控制的4位二进制码和格雷码的相互转换电路。
M=1 时,完成自然二进制码至格雷码转换;
M=0 时,完成相反转换。请说明之。;由真值表可知:M=1 时,完成8421 BCD码到格雷码的转换;
M=0 时,完成格雷码到8421 BCD码的转换。;6. 已知输入信号A,B,C,D的波形如下图所示,选择适当的集成逻辑门电路,设计产生输出 F 波形的组合电路(输入无反变量)。;7. 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯 亮表示有一台不正常;黄灯亮表示有两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,并选出合适的集成电路来实现。;B3 B2 B1 B0;*9. 设计一个5人表决电路。同意者过半则表决通过,绿灯亮;
否则,表决不通过则红灯亮。;设 X、Z 均为三位二进制数,X=X2X1X0为输入,Z= Z2Z1Z0为 输出,要求二者之间有下述关系:当1X6时 Z=X+2; X2时 Z=1; X5时 Z=0试用一片74138译码器附加其他门电路实现上述逻辑要求。;;1. 写出触发器的次态方程,并根据已给波形画出输出 Q 的波形
(设初始状态为 1 )。;
;3. 已知JK信号如图,请分别画出主从JK触发器和负边沿JK触发器
的输出波形(设触发器的初态为0)。;4. 写出下图所示个触发器次态方程,指出CP脉冲到来时,
触发器置“1”的条件。;5. 写出各触发器的次态方程,并按所给的CP信号,画出各触发器
的输出波形(设初态为0)。;6. 下图是一种两拍工作寄存器的逻辑图,即每次在输入数据之前必须先置“清0”信号,然后接收控制信号有效,此时将数据存入寄存器。
(1)若不按两拍方式工作,即取消“清0”信号,则当D2D1D0=100→001→010时,输出Q2Q1Q0将如何变化?
(2)为使电路正常工作,“清0”信号与“接收控制”信号应如何配合?画出这两种信号的正确时间关系。
(3)若采用单拍方式工作,提出寄存器的改进方案。;[解] (1)设触发器初始状态为0。当D2D1D0=100→001→010时,
输出Q2Q1Q0将为100→101→111。;(3)若采用RS触发器。有以下两种方案:;7. 分析下图所示同步计数电路,作出状态转移表和状态图,
并画出在时钟作用下各触发器输出的波形。;8. 下图所示为序列信号发生器逻辑图,试作出状态转移表和
状态图,确定其输出序列。;9. 用D触发器设计3位同步二进制加法计数器,并画出波形图。;10. 用74LS290构成模为8和9的计数器,各采用两种方案画出其接线图。;11. 若将下图接成12进制加法器,预置值应为多少?画出状态图及
输出波形图。;12. 分析下图所示同步时序逻辑电路,作出状态转移表和状态图,
说明它是Mealy型电路还是Moore型电路以及电路的功能。;13. 分析下图所示同步时序逻辑电路,作出状态转移表和状态图,
说明这个电路能对何种序列进行检测?;14. 作“101”序列信号检测器的状态表,凡收到输入序列101时,
输出为 1 ;并规定检测的101序列不重叠。;四, 可编程逻辑器件;[解] 用EPROM实现逻辑函数时,一般的步骤为:
(
您可能关注的文档
- 悬臂脚手架部分布局模型.doc
- 悬架重型结构设计.ppt
- 惯性和惯性.doc
- 惯性和非惯性系统.doc
- 惯性课程.doc
- 感光感应器的应用.doc
- 感冒也是一种温暖.ppt
- 感应线圈基础.doc
- 成就目标导向.doc
- 成本偏差分析.doc
- 第十一章 电流和电路专题特训二 实物图与电路图的互画 教学设计 2024-2025学年鲁科版物理九年级上册.docx
- 人教版七年级上册信息技术6.3加工音频素材 教学设计.docx
- 5.1自然地理环境的整体性 说课教案 (1).docx
- 4.1 夯实法治基础 教学设计-2023-2024学年统编版九年级道德与法治上册.docx
- 3.1 光的色彩 颜色 电子教案 2023-2024学年苏科版为了八年级上学期.docx
- 小学体育与健康 四年级下册健康教育 教案.docx
- 2024-2025学年初中数学九年级下册北京课改版(2024)教学设计合集.docx
- 2024-2025学年初中科学七年级下册浙教版(2024)教学设计合集.docx
- 2024-2025学年小学信息技术(信息科技)六年级下册浙摄影版(2013)教学设计合集.docx
- 2024-2025学年小学美术二年级下册人美版(常锐伦、欧京海)教学设计合集.docx
文档评论(0)