专题二-case语句和状态机.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
专题二-case语句和状态机

CASE语句与 有限状态机;一、CASE语句; 注意:; 四选一电路描述 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux4_1 IS PORT(a,b,c,d:IN STD_LOGIC; sel:IN STD_LOGIC_VECTOR(1 DOWNTO 0); y:OUT STD_LOGIC); END mux4_1; ; SIGNAL value : INTEGER RANGE 0 TO 15; SIGNAL out1 : STD_LOGIC ; ... CASE value IS -- 缺少以WHEN引导的条件句 END CASE; ... CASE value IS WHEN 0 = out1= 1 ; -- value2~15的值未包括进去 WHEN 1 = out1= 0 ; END CASE ... CASE value IS WHEN 0 TO 10 = out1= 1; -- 选择值中5~10的值有重叠 WHEN 5 TO 15 = out1= 0; END CASE;;二、有限状态机;VHDL状态机的一般形式 ;2. 主控时序进程 ;3. 主控组合进程 ;COM:PROCESS(current_state, state_inputs) –主控组合进程 BEGIN CASE current_state IS WHEN s0 = comb_outputs= 5; IF state_inputs = 00 THEN next_state=s0; ELSE next_state=s1; END IF; WHEN s1 = comb_outputs= 8; IF state_inputs = 00 THEN next_state=s1; ELSE next_state=s2; END IF; WHEN s2 = comb_outputs= 12; IF state_inputs = 11 THEN next_state = s0; ELSE next_state = s3; END IF; WHEN s3 = comb_outputs = 14; IF state_inputs = 11 THEN next_state = s3; ELSE next_state = s0; END IF; END case; END PROCESS; END behv;;4. 辅助进程 ;接上页;Moore型有限状态机的设计 ;ADC采样控制设计及多进程结构状态机 ;ADC采样控制设计及多进程结构状态机 ;共有5个工作状态 S0,s1,初始化并启动ADC S2,数据转换状态,当EOC=0时表示转换结束 S3,允许输出转换好的数据 S4,状态机向锁存器发出信号LOCK,锁存器对转换器输出数据逐位锁存;7.2.1 ADC采样控制设计及多进程结构状态机 ;7.2 Moore型有限状态机的设计 ;ADC采样控制设计及多进程结构状态机 ;7.2.1 ADC采样控制设计及多进程结构状态机 ;Moore型有限状态机的设计 ;7.2.2 序列检测器之状态机设计 ;序列检测器之状态机设计 ;Mealy型有限状态机的设计 ;接上页;由于并行的时钟上升与DIN2输入数据 之间存在交错,输出短暂数据,导致毛刺;竞争(Competition): 在组合逻辑电路中,某个输入变量通过两条或两条以上的途径传到输出端,由于不同途径延迟时间不同,到达输出门的时间就有先有后,这种现象称为竞争。 冒险(risk):信号在器件内部传递有延时,延时的大小与连线长短和逻辑单元数目有关,同时受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。由于存在这两方面因素,多路信号的电平值发生变化时,在信号变化的瞬间,组合逻辑的输出有先后顺序,并不是同时变化,往往会出现一些

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档