CPU包括运算器和控制器两个部分.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPU包括运算器和控制器两个部分

CPU包括运算器和控制器两个部分。 MCS-51单片机的运算器可实现多种数据处理工作,具有二进制数据和BCD码数据的处理能力,其布尔运算能力尤其强大。运算器由算术逻辑单元ALU、累加器A、寄存器B和程序状态字PSW组成。 算术逻辑单元ALU(Arithmetic / Logic Unit)可实现8位二进制数据的加、减、乘、除等算术运算和逻辑与、或、异或、清零、取反等逻辑运算,并可实现数据传送、循环移位、测试跳转等功能。MCS-51单片机的算术逻辑单元还具有很强的位处理能力,可以对位变量(bit)进行数据传送、置位、清零、取反、测试跳转及逻辑与、或等运算。 累加器A是一个8位的寄存器,是CPU中使用最为频繁的寄存器。在算术运算和逻辑运算指令中一般用累加器A来存放参与运算的一个操作数和运算结果,一些特殊的运算如移位、取反等只能对累加器A中的数据进行。 寄存器B也是一个8位的寄存器,主要用于配合累加器A实现乘法和除法运算。在乘法运算中,寄存器B存放一个乘数和乘积的高字节。 控制器由指令寄存器IR、指令译码器ID、程序计数器PC、堆栈指针SP、数据指针DPTR等组成。控制器本质上是复杂的时序控制电路,CPU从程序存储器取得指令后放入指令寄存器,然后用指令译码器对指令进行译码,并发出各种控制信号,从而使计算机的各硬件部分按照时钟信号的节拍协调一致、互相配合,最终实现各种功能。 程序计数器PC(Program Counter)是一个16位的寄存器,控制着程序的执行顺序。PC中始终存放着下一条将要执行的指令的存储首地址。一条指令执行完成后,CPU自动从PC指向的下一条指令的存储地址取出一个字节,然后PC的值自动加1,指向下一个存储位置。如果当前执行的指令改变了PC的值,程序运行的流向也就发生了变化,这就是程序跳转。单片机复位时,PC的值被清0,所以复位后执行的第一条指令总是存放在ROM中地址为0的存储单元。 数据指针DPTR(Data Pointer)是一个16位的寄存器。MCS-51单片机外部地址总线宽度是16位的,当访问外部数据存储器或程序存储器时,可以用DPTR来进行寻址。DPTR的高字节寄存器用DPH来表示,低字节寄存器用DPL来表示,DPTR即可以作为一个16位的寄存器进行存取,也可以作为两个独立的8位寄存器进行操作。复位后DPTR的值为0000H。在一些新型的单片机中,为了提高C语言程序的执行效率,实现了双DPTR或多DPTR。

您可能关注的文档

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档