- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB主线布线规范--LAN、AUDIO、SATA
PCB主线布线规范--LAN、AUDIO、SATA一、LAN网络信号线?a)???????? LAN信号线?TX:MDI0+、MDI0-、MDI1+、MDI1-。?RX:MDI2+、MDI2-、MDI3+、MDI3-。?b)??????? LAN信号走线规则?1.差分阻抗:100Ω±10%,S/W/S/W/S:20:5:7:5:20。长度限制:4Inch;?2.走线层参考地,不跨Moat,信号Via数量一致,Via Count2;?3.差分线组内误差为±5mil。组之间误差为±5mil。总长度不超过4Inch;?4.四对差分信号走在一起与其他高速信号(USB,CLK,1394)保持50mil以上间距;?5.LAN3.3V工作电压割内层,1.8V和1.5V走线,宽度不小于50mil,VIA两个;?6.所有POWERPIN(3.3V,1.8V,1.5V)都有Bypass电容一颗,须先经过电容再到电源PIN,MOSFETCTRLGATE信号走25mil;?7.LAN IC中间的GNDPIN需九颗Via到地保证IC散热和接地需要,LAN IC信号Via均匀分布在IC外侧,避免Via在IC内侧;?8.LAN IC尽量避开USB和其他高速信号穿过,Solder Side铺LAN的电源或地铜箔。?二、AUDIO音频信号?a)???????? Audio信号线?Digital Signal:Azbitclk、Reset#、Sync、Sdata-out、Sdata-in、Spidifo。?Analog Signal:LINE2-L/R、MIC2-L/R、CD-L/GND/R、MIC1-L/R、LINE1-L/R、FRONT-OUT-L/R、SURR-L/R、CEN-OUT、LEF-OUT、PCBEEP。?b)??????? Audio信号走线规则?1.Analog Signal:线宽(W)10mil,间距(S)10mil;?2.Digital Signal:线宽(W)5mil,间距(S)10mil;?3.从南桥拉到Codec IC的信号请不要穿叉其他CLK时钟信号,信号尽量走在一起间距和宽度要符合Design Guide要求;?4.Azbitclk属于时钟信号过孔最多为两个,并且远离其他高速信号,间距在15mil以上;?5.所有模拟信号必须参考模拟地,数位信号参考数位地,并且音频模拟信号要远离所有数位信号和地平面的噪声。以及其他高频干扰信号。至少50mil;?6.Codec IC在电源层(VCC)和大地层(GND)要分割模拟地(AGND)和数位地(DGND),VCC和GND层的模拟地面积大小一样,不可与数位地相互重叠,并保持参考地平面干净;?7.Codec IC电源走线宽度最少30mil,并且远离模拟信号15mil以上,电源线路最短,不从模拟信号中间穿过,以免干扰到其他信号;?8.Ferrite bead要均匀放置在靠近Audio Connector,Codec IC,Front Audio,透过Ferrite bead直接接到大地,以利于防止其他噪声的干扰。?三、SATA信号?a)???????? Serial ATA信号线?TX:TX0+、TX0-、TX1+、TX1-。?RX:RX0+、RX0-、RX1+、RX1-。?b)??????? Serial ATA信号走线规则?1.W/S:20:5:7:5:20;?2.走线参考GND,不跨切割面;?3.Via数要一致,且控制在两个以内,换层处要加GND Switching Via;?4.差分线不要走在Magnetic devices or IC’s,Oscillators,Clock synthesizers,Crystals下方,并且远离其他高速信号50mil以上;?5.电容靠近SATA Connector对称摆放,SATA Connector下方不可有其他信号穿过;?6.SATA Connector周围用GND铜箔包围,与其它信号隔开。(TOP,VCC,GND,BOT)。?c)???????? SATA信号线等长规则:?1.差分线组内误差为±5mil?2.组之间误差为±5mil?3.长度限制:3Inch???? 差分阻抗:100Ω±10%。
您可能关注的文档
最近下载
- 诗词大会训练题库(九宫格) (1).ppt VIP
- 防撞护栏安全交底.docx VIP
- DBJ51T 137-2020 四川省塔式起重机装配式基础技术标准 .pdf VIP
- 2025年四川省国家工作人员法治素养测评三考试题及参考答案.docx VIP
- 中铁三局渝万高铁站前3标预制简支箱梁四角高差汇报-1.pptx VIP
- 2024年肠内营养支持的护理实践.pptx
- 2025年一级造价工程师《建设工程技术与计量(土建)》真题及答案解析.docx VIP
- 企业经营中的供应链管理.pptx
- 数字浪潮下:大学生微信使用行为与媒体素养的深度关联研究.docx
- 基于痕迹检验的交通事故鉴定案例分析.pptx VIP
原创力文档


文档评论(0)