片上计算机系统实验1熟悉quartusii.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
片上计算机系统实验1熟悉quartusii

实验1熟悉QuartusⅡ一、实验目的1.通过实例引导(设计一位半加器),掌握以原理图为设计输入时,设计的基本流程2.熟悉QuartusⅡ的各个实用窗口3.掌握通过软件完成硬件系统设计的基本方法二、实验原理EDA工具设计数字集成电路,与手工设计相比,具有很多优点,如,略去了繁琐的设计细节,注重设计描述。而QuartusⅡ是我们当前阶段一个很好的EDA工具选择三、实验内容1.利用原理图形式作为设计输入,设计一位半加器2.了解硬件的层次化设计,通过半加器完成全加器的设计3.通过全加器完成四位加法器的设计四、实验要求1.通过对操作性实验的练习,自行完成设计实例2.熟悉QuartusⅡ的设计流程3.在实验报告中写出完整的设计过程五、实验流程1.1位半加器(1-Byte Half Adder)(1)创建新项目(New Quartus II Project),使用默认设置(2)创建结构图文件(Block Diagram File),构建半加器的电路图(3)进行编译(4)编译成功后,创建矢量波形文件(Vector Waveform file)(5)调整好参数后保存VWF(6)在仿真设置中选择功能仿真,导入VWF,然后开始进行仿真(7)在仿真成功后,获得仿真波形图报告(Report),验证得出半加器电路设计正确2.全加器(Full Adder)(1)将半加器的结构图(BDF)设定为一个元件(BSF)并将这两个文件放在新项目所在的文件夹里(2)创建新项目(New Quartus II Project),使用默认设置(3)创建(Block Diagram),利用设定好的半加器元件构建全加器的电路图(4)进行编译(5)编译成功后,创建波形文件(Vector Waveform file)(6)调整好参数后保存波形文件(7)在仿真设置中选择功能仿真,导入VWF,然后开始进行仿真(8)在仿真成功后,获得仿真波形图报告(Report),验证得出全加器电路设计正确3.4位全加器(4-Byte Full Adder)(1)将全加器的电路图(BDF)设定为一个元件(BSF)并将这两个文件连同半加器相同格式的两个文件放在新项目所在的文件夹里(2)创建新项目(New Quartus II Project),使用默认设置(3)创建(Block Diagram),利用设定好的全加器元件构建4位全加器的电路图(4)进行编译(5)编译成功后,创建波形文件(Vector Waveform file)(6)调整好参数后保存波形文件(由于输入端口过多的原因,所以在设定周期时从上到下一次将周期设定为1ns,2ns,4ns,8ns,以此类推)(7)在仿真设置中选择功能仿真,导入VWF,然后开始进行仿真(8)在仿真成功后,获得仿真波形图报告(Report),验证得出4位全加器电路设计正确

文档评论(0)

haihang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档