- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一个高人写的Quartus警告分析大全
(2010/08/27 00:45)
Quartus警告分析!
1.Found clock-sensitive change during active clock edge at time? time on register name? 原因:vector source file中时钟敏感信号(如:数据,允许端,早教机,清零,同步加 载等)在时钟的边缘同时变化。而时钟敏感信号是不能在时钟边沿变化的。其后 果为导致结果不正确。? 措施:编辑vector source file? 2.Verilog HDL assignment warning at location: truncated? with size number to match size of target (number? 原因:在HDL设计中对目标的位数进行了设定,岁月无痕,如:reg[4:0] a;而默认为32位, 将位数裁定到合适的大小? 措施:如果结果正确,无须加以修正,如果不想看到这个警告,可以改变设定的位数? 3.All reachable assignments to data_out(10) assign 0, register? removed by optimization? 原因:经过综合器优化后,输出端口已经不起作用了? 4.Following 9 pins have nothing, GND, or VCC driving datain port --? changes to this connectivity may change fitting results? 原因:第9脚,空或接地或接上了电源? 措施:有时候定义了输出端口,御淑堂,但输出端直接赋‘0’,便会被接地,赋‘1’接电源。 如果你的设计中这些端口就是这样用的,那便可以不理会这些warning? 5.Found pins ing as undefined clocks and/or memory enables? 原因:是你作为时钟的PIN没有约束信息。可以对相应的PIN做一下设定就行了。 主要是指你的某些管脚在电路当中起到了时钟管脚的作用,比如flip-flop的clk 管脚,而此管脚没有时钟约束,因此QuartusII把“clk”作为未定义的时钟。? 措施:如果clk不是时钟,可以加“not clock”的约束;如果是,可以在clock? setting当中加入;在某些对时钟要求不很高的情况下,可以忽略此警告或在这 里修改:AssignmentsTiming analysis settings...Individual? clocks......? 6.Timing characteristics of device EPM570T144C5 are preliminary? 原因:因为MAXII 是比較新的元件在 QuartusII?中的時序并不是正式版的,要 等 Service Pack? 措施:只影响 Quartus 的 Waveform? 7.Warning: Clock latency analysis for PLL offsets is supported for the? current device family, but is not enabled? 措施:将setting中的timing RequirementsOption--More Timing? Setting--setting--Enable Clock Latency中的on改成OFF? 8.Found clock high time violation at 14.8 ns on register? |counter|lpm_counter:count1_rtl_0|dffs[11]? 原因:违反了steup/hold时间,应该是后仿真,看看波形设置是否和时钟沿符 合steup/hold时间? 措施:在中间加个寄存器可能可以解决问题? 9.warning: circuit may not operate.detected 46 non-operational? paths clocked by clock clk44 with clock skew larger than data delay? 原因:时钟抖动大于数据延时,当时钟很快,而if等类的层次过多就会出现这种问 题,丰胸,但这个问题多是在器件的最高频率中才会出现? 措施:setting--timing Req
您可能关注的文档
最近下载
- 2025年广西民族印刷包装集团有限公司招聘14人考前自测高频考点模拟试题(浓缩500题)附答案详解(.docx VIP
- 英语资料:100个句子搞定3500词.docx VIP
- 滨水绿地规划设计—滨水绿地详细设计(园林规划设计课件).pptx
- 滨水景观绿地设计的原则.PPT
- 地面35kV预制舱变电站安装工程(劳务部分).doc VIP
- 景观规划设计(第3版)课件:滨水景观生态设计.pptx VIP
- 河道保洁服务文明作业保障措施.docx VIP
- 滨水景观案例.ppt VIP
- 严重多发伤处理的欧洲共识(2025)解读PPT课件.pptx VIP
- 景观规划设计(第3版)课件:滨水景观文化设计.pptx VIP
原创力文档


文档评论(0)