设计一个能驱动七段共阴极LED数码管译码电路.docVIP

设计一个能驱动七段共阴极LED数码管译码电路.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
试设计一个 能驱动七段共阴极LED数码管的译码电路 一、设计要求: (1)要求:输入变量A、B、C来自计数器,按顺序000~111计数。当ABC=000时,数码管全灭;以后要求依次显示H、O、P、E、F、U、L七个字母。 (2)要求:输入变量A、B、C来自计数器,按顺序000~111计数。当ABC=000时,数码管全灭;以后要求依次显示1、0、0、8、1、0、1(或1008102、103、104、105、111)七个数字(根据自己的班级号)。 二、设计方案: 设计原理及设计方案选择(宋体 五号字) (1)设计原理 = 1 \* GB3 ①用一片74LS161芯片结合逻辑关系构成一个8进制计数器,其中最高位QD用非门输入到CLR端口,反馈复位构成8进制计数器。 ②通过逻辑关系,设计出电路图,其真值表如下: 脉冲次数 QC QB QA U7 U4 U6 1 0 0 0 0 不显示 不显示 2 0 0 1 1 1 H 3 0 1 0 2 0 O 4 0 1 1 3 0 P 5 1 0 0 4 8 E 6 1 0 1 5 1 F 7 1 1 0 6 0 U 8 1 1 1 7 5 L ③3-8译码器74LS138将输入信号QA、QB、QC译成输出信号Y0~Y7。 ④由逻辑关系对3-8译码器的输出信号进行逻辑计算,对数码管U4和U6进行控制。 ⑥外加一个数码管,起计数作用,可对QA、QB、QC输出的信号进行直接观测。 设计方案 3-8译码器真值表: C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 0 0 0 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 要显示出“1008105”和“HOPEFUL”,驱动数码管的引脚如下: 显示“1008105”: 显示内容 A B C D E F G 1 0 1 1 0 0 0 0 0 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 8 1 1 1 1 1 1 1 1 0 1 1 0 0 0 0 0 1 1 1 1 1 1 0 5 1 0 1 1 0 1 1 则可得: A=D=E=Y0Y1Y5,B=Y0Y7,C=Y0,F=Y0Y1Y5Y7 ,G= 显示“HOPEFUL”: 显示内容 A B C D E F G H 0 1 1 0 1 1 1 O 1 1 1 1 1 1 0 P 1 1 0 0 1 1 1 E 1 0 0 1 1 1 1 F 1 0 0 0 1 1 1 U 0 1 1 1 1 1 0 L 0 0 0 1 1 1 0 则可得:A=Y0Y1Y6Y7,B=Y0Y4Y5Y7,C=,D=Y0Y1Y3Y5,E=F=Y0,G=Y0Y2Y6Y7 (3)各部分电路 ①时钟信号电路 时钟信号可由555集成电路组成,但在仿真时可直接由时 钟电压源提供所需信号电压源。 ②八进制计数器及3-8译码器输入信号(QA、QB、QC)的显示器 该电路中采用了一片74LS161芯片,输出信号的QD端通过非门输入到芯片的清零端CLR,使计 数器清零,达到反馈复位的作用,故构成了一个8进制的计数器。由真值表可知,开始仿真时U7依次输出0~7,分别对应QA、QB、QC的“000”~“111”。 ③3-8译码器及逻辑控制开关和对应数码管 由上述的真值表可知A、B、C作为输入信号,3-8译码器的输出端Y0~Y7可得所对应的信号,通过逻辑开关的逻辑运算可使数码管U4输出“1008105”,U6输出“HOPEFUL”。 元器件选择及参数计算 (1)74LS161 1片 (2)74LS138 1片 (3)74LS00 1个2输入与非门 (4)74LS04 1个非门 (5)74LS08 1个2输入与门 (6)74LS10 1个3输入与非门 (7)74LS11 1个3输入与门 (8)74LS21 5个4输入与门 三、设计电路: 四、设计总结: 调试过程中遇到的问题 连好电路进行仿真时,仿真还比较顺利,唯一不足的是第一次仿真时U4、U6两个数码管不显示。 对所遇到问题的分析、处理、解决方法 在检查控制逻辑电路均正确后,一一排除了问题,最后发现两个显示数码管是共阴极的,因此需要接地。接地之后仿真结果正确。 设计收获和心得体会(宋体 五号字) 过对软件Multisim的学习和使用,进一步加深了对数字电路的认

您可能关注的文档

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档