soft2_流水线和中断的(dal).ppt

soft2_流水线和中断的(dal)

实时数字信号处理技术 C6000 软件开发(2) 流水线和中断;第一部分 C6000 DSP的流水线学习 ;学习目标;为什么使用流水线;流水线基本描述;流水线基本描述;流水线基本描述;流水线取指级(PF-级);流水线取指级(PF-级);流水线译码级(D-级);流水线译码级(D-级);流水线执行级(E-级);流水线执行级(E-级);单周期指令;乘法指令;LD指令;跳转指令;指令类型和延迟间隙(delay slots);C62xx总流水线节拍;取指包;取指包;代码通过流水线的过程举例;点积代码;程序取指开始;程序取指结束;指令分配;指令译码;执行(E1);MVK完成,LD → E1;指令类型和延迟间隙(delay slots);第二个LD进入E1;MPY到达E1;ADD到达E1;MPY/ADD指令完成;使ADD延迟执行;ADD进入E1;NOP与延迟间隙;添加NOP;使用多周期NOP;代码性能;串行、部分并行和完全并行代码通过流水线的过程举例;串行代码;串行执行;部分并行代码;???分并行执行;部分并行执行(第一执行包进入DC);部分并行执行(第二执行包进入E1);完全并行代码;完全并行执行;完全并行执行;一定记住;流水线的性能考虑;一个取指包仅有一个执行包时的流水线;一个取指包中有多个执行包时的流水线操作;一个取指包中有多个执行包时的流水线操作;多周期NOP对流水线运行的影响;多周期NOP对流水线运行的影响;多周期NOP对流水线运行的影响;多周期NOP对流水线运行的影响;访问存储器对流水线运行的影响;访问存储器对流水线运行的影响;访问存储器对流水线运行的影响;访问存储器对流水线允许的影响;访问存储器对流水线允许的影响;VelociTI与标准VLIW;VelociTI与标准VLIW;VelociTI与标准VLIW;VelociTI与标准VLIW;VelociTI的EP/FP编排;休息!;第二部分 C6000 DSP的中断学习 ;学习目标;中断概述;中断概述;中断概述;中断事件;中断事件;中断源;与中断有关的控制寄存器;与中断有关的控制寄存器;控制/状态寄存器 CSR;大小端位(Endian);GIE位和PGIE位;中断管脚;CPU 中断及中断源类型;中断源选择;中断源选择;中断源选择;中断源选择; (3) Using the GUI interface: Open the CDB file. Select Hardware Interrupt Service Routine Manager. Select the CPU interrupt 12 (HWI_INT12) and right click and select properties. Select External_Pin_5 as the interrupt source. ;Interrupt Timeline;(1) 创建中断向量表;创建中断向量表;创建中断向量表;(1) 创建中断向量表;(1) 创建中断向量表;(1) 创建中断向量表;(2) 重新定位中断向量表;(2) 重新定位中断向量表;(2) 重新定位中断向量表;(2) 重新定位中断向量表;nmie;_asm_set_INT7 MVC .S2 IER, B0 SET .L2 B0,7, 7, B0 MVC .S2 B0, IER;(4) 使能全局中断;_asm_set_GIE MVC .S2 CSR, B0 SET .L2 B0,0, 0, B0 MVC .S2 B0, CSR;(4) 使能全局中断 复位 非可屏蔽中断;(4) 使能全局中断 复位 非可屏蔽中断;(5) 检测有效中断信号 ;(6) 中断标志寄存器 (IFR);(7) CPU 识别中断后的响应;xxxx xxxx;(8) C语言里实现 ISR ;(8) C语言里实现 ISR;(8) C语言里实现 ISR;(9) Writing the ISR in Assembly;其它几个相关内容;IFR的置位和清除;IFR的置位和清除;设置外部中断的极性;设置外部中断的极性;设置外部中断的极性;流水线与中断的相互影响;转移指令;存储器阻塞;多周期NOP指令;寄存器的单值分配和多值分配;寄存器的单值分配和多值分配;寄存器的单值分配和多值分配;寄存器的单值分配和多值分配;嵌套中断;人工介入的中断处理方式;下课!

文档评论(0)

1亿VIP精品文档

相关文档