计原和汇编 中央处理器(CPU).pptVIP

  • 4
  • 0
  • 约4.29千字
  • 约 74页
  • 2017-08-09 发布于河南
  • 举报
计原和汇编 中央处理器(CPU)

第五章 中央处理器(CPU);第一节 中央处理器的总体结构;模型机CPU的总体结构;以8086的结构及指令系统为基础简化设计模型机;0-PC;2、CPU内总线(IBUS);3、CPU中寄存器设置;SI;IBUS W AX;RE; ALB IBUS :R地址(AL),RE, W-B,R-IBUS ;RE;(2)总线暂存器RBL ;RE;(3)移位寄存器(SR) ; 16位,只存指令的前2个字节(前两个字节为操作码和寻址方式)。 IBUS-IR用于控制将IBUS上的指令打入 IR。;PC; MDR : R = MDR = DBUS = M;(6)MAR和MDR;0-PC;4、ALU部件及控制部件;时序控制方式:微操作与时序信号之间采取何种关系。 一、同步控制方式 各项微操作由统一的时序信号进行同步控制。 二、同步控制方式的多级时序系统 多级时序概念: (1)指令周期:执行一条指令的时间。 (2)机器周期:(CPU工作周期) 把指令周期分成若干个子周期,每个子周期称为 机器周期。 (3)节拍(时钟周期):完成一步基本操作的时间段。 (4)时钟脉冲信号:时序系统的基本定时信号。 ;;模型机设置五种工作周期:; 组合逻辑控制时序系统的组成; 微程序控制时序系统的组

文档评论(0)

1亿VIP精品文档

相关文档