- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第09章DMA控制器的
微机原理与接口技术;;9.1 DMA概要;DMA
DMA (Direct Memory Access):让存储器与高速外设直接进行数据交换而无需CPU的干预。
特点
DMA传送期间,DMA控制器(DMAC)接管了CPU对总线的控制权。
DMA方式中,内存地址的修改、传送结束的判断都由硬件电路实现。即:用硬件控制代替了软件控制。
DMA控制器是实现DMA传送的核心器件。;应用场合
DMA方式主要用于高速大批量传输数据的场合。如:
硬盘和软盘外设;
快速通信通道;
多处理机和多程序数据块传送;
图像处理中向CRT屏幕传送数据;
快速数据采集;
DRAM的刷新操作。;①;DMA的传送过程?分5个阶段:
1. 初始化阶段;2. 申请阶段
当外设有DMA需求,并且已准备就绪,则向DMA控制器发出DMA请求信号DREQ。
DMA控制器接收到DMA请求信号后,向CPU发出总线请求信号HRQ。该信号连接到CPU的HOLD引脚。;3. 响应阶段
CPU收到DMA的HRQ请求后,若允许DMA传输,则在当前总线周期结束后,释放总线控制权。 并向DMAC发HLDA信号,通知他,CPU已交出总线。; 9.1 DMA概要;4. 数据传送阶段
DMA控制器送出地址信号和控制信号,实现外设与内存的数据传输。;5. 传送结束阶段
DMAC向外设发送EOP信号,外设撤销DREQ请求。
同时HRQ和HLDA信号变为无效,DMAC释放总线,CPU重获总线控制权。;9.2 8237A的编程结构;8237A-5是一个高性能通用可编程DMAC。
具有4个独立的通道,通过级联方式进行扩充。最多可扩展4个从片,即16个DMA通道。每个通道可传输的最大数据块均为64KB。
可实现内存到外设、外设到内存以及内存到内存之间的高速数据传输,最高数据传输速率可达1.6MB/s。
具有多种控制方式和操作类型。;*;8237包含4个DMA通道和一个公共控制部分。
每个DMA通道包括:
基本地址寄存器(16位)、当前地址寄存器(16位)
基本字节寄存器(16位) 、当前字节寄存器(16位)
请求寄存器位(1位) 、屏蔽寄存器位(1位)
公共控制部分包括:
控制寄存器(8位) 、状态寄存器(8位)、暂存寄存器(8位)
方式寄存器(8位)
;;8237A-5外部特性
概况
40引脚双列直插式封装。
引脚说明;Evaluation only.
Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.
Copyright 2004-2011 Aspose Pty Ltd.;Evaluation only.
Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.
Copyright 2004-2011 Aspose Pty Ltd.;(1) 请求与应答信号
DREQ3 ~ DREQ0:DMA通道请求输入信号(由外设提供)。有效电平可高可低,由程序选定。
优先级:DREQ0最高, DREQ3最低。
DACK3 ~ DACK0:DMA响应输出信号(外接外设)。有效电平可高可低,由程序选定。 8237A在同一个时间,只能有一个DACK应答信号有效。;(1) 请求与应答信号(续)
HRQ:8237A-5向CPU发出的总线请求信号,高电平有效。
HLDA:CPU发给8237A-5的总线请求响应信号。高电平有效。有效时表示CPU已让出总线。; (2)地址信号线
A3 ~ A0:地址线,双向三态。
被动状态下,为输入,作为CPU对8237A内部的16个寄存器与计数器寻址之用。
主动状态下,为输出,作为20位存储器地址的最低4位。
A7 ~ A4:地址线,单向。
主动状态下,为输出。作为访问20位存储器地址低8位中的高4位。; (3)数据信号
DB7 ~ DB0:地址/数据复用线,双向三态。
被动状态下,为双向数据线。用于CPU对8237A进行初始化,或DMA传输结束后传送状态。
主动状态下,分时复用作为访问存储器的高8位地址线和数据线。在存储器到存储器传送方式中,作为数据的输入输出端。
; (4)定时和控制信号(1)
:片选信号,低有效。被动状态下用于CPU对8237的寻址。
CLK:时钟。控制芯片内部操作和数据传输。
RESET:输入信号,复位8237A。
READY:准备就绪信号。低电平时,8237A处于等待状态,高电平表示外设或存储器准备就绪。;ADSTB:地址选通信号。此信号有效时,DMA控制器的当前地址寄存器中的高8位地址通过DB0~DB7送到外部锁存器。
AEN:地址允许。使地址锁存
您可能关注的文档
最近下载
- 曹妃甸工业区浓海水综合利用示范项目海洋环境影响评价报告书报批稿.PDF
- 护士长考核试题及答案.doc VIP
- 小额信贷实务(第二版)全套课件.ppt
- 《临床护理路径课件》.ppt VIP
- (正式版)H-G-T 3706-2024 工业用金属孔网管骨架聚乙烯复合管.docx VIP
- 、配网变压器监测计量终端安装作业指导书PWZDH-0.doc
- 山东省2022年普通高中学业水平等级考试 物理试卷 含答案解析.pdf VIP
- CHT 8024-2011机载激光雷达数据获取技术规范.pdf
- 平安证券-生物医药行业前沿高值耗材研究系列(五):外周介入行业全景图,国产企业厚积待发,替代进口有望加速.pdf
- GBZT230-2010职业性接触毒物危害程度分级-出版.pdf VIP
文档评论(0)