基于fpga的一种新型数字鉴频鉴相器的设计 a digital pfd design for phase -locked loop control based on fpga.pdfVIP

  • 57
  • 0
  • 约 5页
  • 2017-08-13 发布于上海
  • 举报

基于fpga的一种新型数字鉴频鉴相器的设计 a digital pfd design for phase -locked loop control based on fpga.pdf

基于fpga的一种新型数字鉴频鉴相器的设计 a digital pfd design for phase -locked loop control based on fpga

第44卷第3期 徽电粕 V01.44.N。.3 2011年3月 M1CROMOTORS Mar.2011 基于FPGA的一种新型数字鉴频鉴相器的设计 李海滨1’2,房建成1’2,魏彤1’2 (1.北京航空航天大学仪器科学与光电工程学院,北京100191; 2.新型惯性仪表与导航系统技术国防重点学科实验室,北京 100191) 摘要:对于电机的锁相控制,需要对相差进行PI性质的环路滤波,但现有的锁相环中鉴频鉴相器输出为相差脉冲 而非数字量,难以直接进行PI特性的环路滤波。该文提出了一种基于FPGA的新型数字鉴频鉴相器,通过对晶振时 钟的非整数分频获取准确的参考时钟,基于触发器计数机制实现了PFD相差脉冲的数字量化,且可以输出频差数字 现,仿真和实验结果验证了该方法的正确性和有效性,为电机锁相控制中环路滤波参数的调整及控制算法的改进提 供了便利条件。 关键词:高速电机锁相控制;PI环路滤波;数字鉴频鉴相器;FP

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档