年10月1.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
年10月1

应用指南:Xilinx 系列 R 利用嵌入式微控制器实现 Xilinx 在系统编程 XAPP058 (v4.0) 2007 年 10 月 1 日 摘要 Xilinx 高性能 CPLD 、FPGA 和配置 PROM 系列具备在系统可编程性、可靠的引脚锁定以及 JTAG 边界扫描测试功能。此强大的功能组合允许设计人员在进行重大更改时,仍能保留原始 的器件引脚,从而避免重组 PC 板。通过利用嵌入式控制器从板载 RAM 或 EPROM 对这些 CPLD 和 FPGA 编程,设计人员可轻松升级、修改和测试设计,即使在现场也是如此。 Xilinx 系列 Virtex™ 系列、Spartan™ 系列、CoolRunner™ 系列、9500 系列、Platform Flash PROM 系列 以及 18V00 系列。 简介 Xilinx CPLD 和 FPGA 系列将卓越的性能和高级架构完美地融合在一起,创造了在以前看来不 可能的全新设计机会。在系统可编程性、可靠的引脚锁定以及 JTAG 测试功能的组合提供了下 述重要优点: • 降低器件处理成本并缩短上市时间 • 节约新印刷线路板布局方面的费用 • 允许远程维护、修改和测试 • 丰富产品功能,延长生命周期 • 可实现独特的客户定制功能 图 1 所示的 ISP 控制器为利用存储在 EPROM 中的设计信息自动对 Xilinx CPLD 和 FPGA 编程 提供了一种简易的方法,可帮助设计人员获得这些前所未有的优势。本设计只须轻松修改便可 远程下载应用程序,所含 C 代码可用于任何微控制器。 Xilinx 提供用于创建器件编程文件的 iMPACT 工具,该工具随附于标准 Xilinx ISE™ 软件内。 iMPACT 软件能自动读取标准的 JEDEC/BIT/MCS/EXO 器件编程文件,并将其转换为紧凑的二 进制 XSVF 格式,该格式可存储于板载 EPROM 或 RAM 上。XSVF 格式同时包含针对 CPLD 、 FPGA 和配置 PROM 的数据与编程指令。JEDEC 文件是针对 CPLD 转换而得的编程文件,而 BIT 与 MCS/EXO 文件则分别针对 FPGA 和配置 PROM 转换而得。8051 微控制器可解译 XSVF 信息,并生成 Xilinx 器件所用的编程指令、数据和控制信号。 通过利用简易的 IEEE 1149.1 (JTAG) 接口,可在无须使用昂贵硬件的情况下对 Xilinx 器件进行 轻松编程和测试。多个器件可采用菊链方式连接,从而允许单个四线测试访问端口 (TAP) 控制 任何数的 Xilinx 器件或其他 JTAG 兼容器件。 与本应用指南相关的文件和实用程序数据包可从以下地址下载: /pub/swhelp/cpld/eisp_pc.zip © 2001, 2004, 2005, 2007 Xilinx, Inc. Al

文档评论(0)

ldj215323 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档