组合逻辑电路设计试验.PPT

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
组合逻辑电路设计试验

5.组合逻辑电路设计实验 1.简单组合逻辑电路的设计及功能测试 1.1简单组合逻辑电路的设计及功能测试 ★逻辑抽象:既将文字描述的逻辑命题转换成真值表。首先要分析逻辑命题,确定输入、输出变量;然后用二值逻辑的0、1两种状态分别对输入、输出变量进行逻辑赋值,即确定0、1的具体含义;最后根据输出与输入之间的逻辑关系列出真值表。 ★写出逻辑表达式:根据真值表列出逻辑表达式,并进行化简。化简过程中注意“最小化”电路不一定是“最佳化”电路,要从实际出发,根据现有的逻辑集成电路进行化简。 ★根据逻辑函数表达式及选用的逻辑器件画出逻辑电路图。 2.全加器电路设计及功能测试 设计全加器电路并测试功能 * * 实验目的 1.了解组合逻辑电路设计的步骤 2.简单组合逻辑电路(三变量表决器)设计及测试 3.练习设计简单的组合逻辑电路 实验器材与仪器 多功能电子线路实验箱 双踪示波器 数字器件: 74LS00 74LS86 74LS08 74LS20 实验内容 设 计 流 程 组合逻辑电路设计及功能测试 (1)用“与非”门设计一个表决电路。当4个输入端中有3个或4个为“1”时,输出端才为“1”。 设计步骤:a.根据题意列出如下表所示的真值表,再填入卡诺图。 1 1 1 0 1 0 0 0 1 0 0 0 0 0 0 0 Z 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 C 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 B 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 A 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 D 1 10 1 1 1 11 1 01 00 10 11 01 00 DA BC b.由卡诺图得出逻辑表达式,并演化成“与非”的形式,即 组合逻辑电路设计及功能测试(续) Z=ABC+BCD+ACD+ABD= c.根据逻辑表达式画出用“与非门”构造的逻辑电路,如下图 (2)用实验验证逻辑功能:在实验装置的适当位置选定3个14P插座,按照集成芯片定位标记插好集成块。按其真值表要求,逐次改变输入变量,测量相应的输出值,验证逻辑功能,测试所设计的逻辑电路是否符合要求。 全加器是带有进位的二进制加法器,逻辑符号如下图所示,它有三个输入端An,Bn,Cn-1,Cn-1为低位来的进位输入端,两个输出端Sn,Cn。实现全加器逻辑功能的方案有多种,下图为用与门、或门和异或门构成的全加器。 用74LS08、74LS32、74LS86构成一位全加器,连接电路图参考上图所示。按下表改变输入端的输入状态,测试全加器的逻辑功能,记录之。     1 1 1     0 1 1     1 0 1     0 0 1     1 1 0     0 1 0     1 0 0     0 0 0 Cn Sn Cn-1 B0 A0 输出 输入

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档