- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机原理 第三章存储器课件
第三章 存储器(P89);§3.1 存储器概述3.1;对存储器最基本的要求:容量大、;3.1.2 物理存储器与虚;〔例〕32位地址线的计算机: ;3.1.3 存储器的分类;二、按存取方式来分:随机存储器;3.1.4 主存储器的技术指;3.存储周期TM 指连续启动;§3.2 半导体存储原理及芯片;1.静态MOS存储位 ;T1、T2两个反相器交叉耦合构;(1)写入 行选线xi(也称;(2)读出行选线xi,列选线y;2. 静态MOS存储芯片举例;图6-2 2114SRAM芯;一个位平面 26×24=64行;当片选信号 =0且读写信号 ;(2)芯片引脚片选 :低电平;(3)静态RAM读写操作时序读;写周期:图6-6 2114的;3.2.2 动态MOS存储位与;(1) 写入,字选线加高电平,;“恢复”与“刷新”操作由灵敏恢;2. DRAM结构图6.9 ;§3.3 主存储器容量的扩展;A19 … A0 ;〔例2〕用1K×4的SRAM存;2. 字扩展 如果每片的字;A9 … A0 ;3. 字位扩展 如果每一片的;A9…A0 ;〔例5〕用16M×4位的存储器;雷售硼甄芍忧圃膀撅蹲橡胯辉勾蔽;〔例6〕半导体存储器容量为7K;(2)地址分配与片选信号如下:;秒纪啼嵌焰染翠枕吴麻琐竹镇院浙;§3.4 高速缓冲存储器 高;一、地址映像 将主存与 Ca;① 各自分块Cache ;③ 每一区和Cache之间是一;图6—17 地址变换方法 ;优点:比较容易实现,20位地址;〔例1〕设一个Cache中有8;〔例2〕:设有一个Cache的;2. 全相联映像--内存中的;优点:较直接映像方式灵活,块冲;① 各自分块Cache ;③ Cache、主存再分组 ;图6—22 组相联映象的地址变;在组相联方式中,如果每组只有一;Cache 的结构原理图剧祭晕;二、替换算法 当Cache已;三、Cache的读、写过程1.;〔例3〕设主存容量为2MB,有;(2) 主存容量为2MB,;区号 区内块号 块内地址 ;(5)∵ 1DE8F0H=0;例4 有一主存-Cache层;(2) 主存地址 为25301;6-14 一台计算机;(2) Cache 块长为;6-15 一个组相联映;课堂作业: ;§3.5 虚拟存储器 ;一、页式虚拟存储器将虚拟空间与;页表0行1行 ︰︰主存页号 ;若该虚页尚未调入主存,则产生缺;二、段式虚拟存储器 将用户程;地址变换:段表基址寄存器段表起;三、段页式虚拟存储器 程序按;总结:段、页、段页式比较划分单;〔例1〕(书上6-18)主存容;〔例2〕(书上6-19)页大小;§3.6 双端口存储器与并行;二、并行主存系统 ;2.多体交叉存储器 由多个相互;三、相联存储器 按照存储项内;相联存储器阵列结构4×4相联存;3.7 磁盘存储设备一、;图6-31 磁表面信息存储原;对于给定的存储信息,形成不同电;图6-32 磁盘数据记;2. 不归零制 ;3. 调相制 ;4. 调频制 ;5. 改进调频制 ;课堂作业:画出代码110010;二、磁盘存储设备的主要技术指标;2. 存储容量 存;3. 平均访问时间 ;4. 数据传输率: ;5. 磁盘缓存容量
文档评论(0)