- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SOPC建立与开发简明教程
SOPC 建立与开发简明教程
1, 新建一个Quartus II 工程,并且新建一个Verilog HDL 文件,本
例程设置工程名为sopc_prj ,如下:
2, Tools-SOPC Builder,如图:
3, 设置系统名称和需要的硬件描述语言,本例程设置系统名称
为nios_cpu ,硬件描述语言选择Verilog 。
4 , 正确设置器件系列和时钟频率,如下图:
5,添加组件。
NIOS II CPU
Library-processers-nios ii processer,选择NIOS II CORE 等级为
NIOS II/f 全功能型;Debug Level 选为Level 2,其它设置保持默
认。右键点击生成的CPU_0,Rename 为CPU
JTAG UART
Library-Interface Protocals-serial-JTAG UART,设置默认,点击
Finish 确认添加。右键点击生成的 JTAG UART ,Rename 为
jtag_uart
On-Chip Ram
Library-Memory and Memory Controller-On Chip-On Chip
Memory,把 Total Memory Size,改为 65536 。右键点击生成的
on-chip Ram,Rename 为ram
添加PIO
Library-periperals-microcontroller periperals-PIO,Width 设
置为4 ,Direction 设置为Biri (三态)。
添加system ID 。Library-peripherials-system ID peripherial,设
置默认。右键点击生成的sysid_0,Rename 为sysid
添加的组件如下图:
6,设置
自动分配基址。设置界面如下:
设置复位向量和异常向量,如下图:
7, 点击NEXT-Generate,开始生成系统。
8, 在系统生成后,会产生一个例化文件,如本教程建立的系统会
产生名为nios_cpu_inst.v 的例化文件,用户可以用此文件在
Quartus 中例化生成的系统,
例化程序为:
module led(
clk,
reset,
led
);
input clk,reset;
output[3:0] led;
//Example instantiation for system nios_cpu
nios_cpu nios_cpu_inst
(
.bidir_port_to_and_from_the_pio (led),
.clk_0 (clk),
.reset_n (reset)
);
Endmodule
之后分配管脚并编译整个系统,下载到开发板。
8,打开NIOS II EDS 软件,首先设置Workspace ,本教程
设置在工程目录下,这样NIOS II EDS 软件会自动在工程目录
下生成一个名为software 的文件夹,NIOS II 文件会
保存在这里。如图:
9,设置完成后点击
原创力文档


文档评论(0)