- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 微型计算机的基本组成电路——郑学坚、周斌《微型计算机原理及应用》
为了区分不同的存储单元,为每个单元赋予唯一的单元地址,以便按地址访问。 我们把一个存储单元所存储的内容(指令或数据)称为“存储字“。 不同的机器,其存储字长是不一样的,但为了方便处理字符信息,通常都将存储字长设计为8位二进制(即一个字节)的倍数。(也就是说:一个存储字由一个或多个字节构成) 现代计算机通常规定:既可按字寻址(一次读/写一个存储字);也可按字节寻址(一次读/写一个存储字中的某个字节)。 那么,主存中存储单元地址是如何分配呢?存储字的地址又是如何规定的? 举例说明: 图(a):IBM 370, 字长32位,每个存储字由连续的4个字节构成,每个字节都有自己的地址,每个存储字的地址就用构成该字的高位字节的地址来表示。这样,所有的字地址都是4的整数倍(对应地址码的最低两位为00),同一个字的不同字节的位置可以用地址码的最后两位来区分。 图(b):PDP-11,字长16位,每个存储字由连续的2个字节构成,每个存储字的地址就用构成该字的低位字节的地址来表示(因为同一个字中字节排列顺序不同,此处:低位字节在前,高位字节在后;IIBM 370: 高位字节在前,低位字节在后)。所有的字地址都是2的整数倍(对应地址码的最低两位为0),同一个字的两个字节的位置可以用地址码的最后一位来区分。 举例:这两个例子正好是一个大端,小端模式问题: 低字节存在低地址端,高字节存在高地址端,即小端;低位字节地址为字地址 PDP-11小端:存储字长2字节,字地址由存储字中低位字节的位置 高字节存在低地址端,低字节存在高地址端,即大端;高位字节地址为字地址 IBM 370 大端;存储字长4B,按字节编地址时,字地址取了每个字的高位字节地址。 寻址: IBM 370 计算机按字节寻址时,假如寻址6号字节时,6=0110,前两位的01指出字地址为0100=4;后两位的01指出字节地址10偏移2个字节 PDP-11取3号地址0011字节地址用最后一位地址来表示偏移=字长-低位字节-1=2-1-1=0,前面的高地址表示字地址0010。 * 存储容量=存储单元的个数*存储字长 ——用位表示,1GB=1073741824bit,存储单元:268435456个=228,按字节230 * 主存的技术指标主要有存储容量和存储速度。 存储容量—主存存放二进制信息的总量,通常采用总字节数来表示。即:存储容量=存储单元个数X存储字长/8。例如,某32位机主存的存储容量为4GB,则按字节寻址的地址线位数应为:32位;按字寻址对应的地址线为30位(32位地址线中的最低2位用于区分同一个字中的4个不同字节)。一般来说,主存容量越大,计算机运行程序时访问辅存的次数就越少,整机性能就越好。 存储速度:通常使用存取时间和存取周期来表示。 存取时间—又称为存储器的访问时间,是指从启动一次存储器操作(读或写)到存储器完成该操作为止所需要的全部时间。根据操作类型的不同,存取时间有读出时间和写入时间两种。读出时间是指从存储器接收到有效地址开始,到存储器产生有效输出为止所需的全部时间;写入时间是指从存储器接收到有效地址开始,到存储器把数据写入被选中单元为止所需的全部时间。 存储周期—是指存储器连续两次独立的存储器操作所需的最小间隔时间。存储周期有读周期和写周期两种。为方便实现,通常设定:读周期=写周期。另外,存储周期通常大于存取时间。现代MOS型存储器的存取周期可达100ns;双极型可达10ns。 存储器的带宽:是指单位时间内存储器存取的信息量,通常用位/秒来表示。带宽是与存取周期密切相关的指标,是衡量数据传输率的重要技术指标,也是改善机器性能瓶颈的一个关键因素。例如,设存取周期为500ns,每个存取周期可访问的信息量为16位二进制,则它的带宽为32M位/秒。 * 现代计算机的主存都是采用半导体存储器构成的。现代半导体存储器都用超大规模集成电路工艺制成芯片(即半导体存储芯片),其优点是集成度高、体积小、功耗低、存取时间短。 这里简单介绍半导体存储芯片的基本结构和译码驱动方式。 基本结构: 在一个芯片内集成了存储矩阵、译码驱动电路和读/写电路等。 存储矩阵具有二进制信息记忆功能,是构成存储芯片的核心;译码驱动电路的作用是将地址总线上给出的地址信号翻译成对应存储单元的选择信号;读/写电路用来完成读/写操作,包括读出放大器和写入电路两部分。 存储芯片通过地址总线、数据总线和控制总线与外部连接。其中: 地址线是单向输入的,其位数取决于芯片内存储单元的个数;数据线是双向的,其位数也取决于芯片的存储字长。地址线和数据线的位数共同反映存储芯片的容量。例如:(见PPT) 控制线主要有读/写控制线和片选线。 读/写控制线决定存储芯片进行读操作还是写操作。有的芯片的读/写控制线公用1根(用电平高低来区分
您可能关注的文档
最近下载
- DMX512灯光调光控制程序.doc VIP
- 四种不同类型土壤保水剂保水性能的比较-生态学杂志.PDF VIP
- 2019年中央机关公开遴选和选调公务员笔试真题〔B卷完好版解析〕_党政公选考试公共科目题库_公共科目真题_模拟试题.docx VIP
- 北京市东城区汇文中学2023-2024学年七年级上学期月考数学试题(无答案).docx VIP
- 《有效复习》班队活动教案.doc VIP
- 四年级阅读理解专项训练可打印.docx VIP
- 法医考试题目及答案.doc VIP
- 《水泥胶砂保水率测定方法》GB_T 45002-2024.pdf
- USON介绍分析.ppt VIP
- 新学期小学英语开学第一课主题班会PPT课件.pptx VIP
文档评论(0)