设置中断频率为10K,改SPLL_1ph_F.c中,B0.docVIP

设置中断频率为10K,改SPLL_1ph_F.c中,B0.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设置中断频率为10K,改SPLL_1ph_F.c中,B0.doc

锁相环测试 实验平台介绍: 1)采用dsp28335平台;2)外部信号源0~3V可调、频率可调。3)在PWM的中断服务程序中完成锁相功能,分别测试了中断频率为20kHz和10kHz。 实验问题描述: 在进行锁相环测试的时候出现锁相波形失真的情况。具体来说,1)当外部信号源的频率大于或等于100hz,中断频率为20khz和10khz的时候,锁相输出的频率基本都没有失真,且基本能够实现锁相。2)当信号源的频率小于100hz的时候,中断频率为20khz和10khz,锁相输出的波形有失真,但相位基本一致。 为何中断频率20khz时,没有法子实现如SolarLib.pdf介绍文档中实现的锁相结果。 解决方案参考 在没有得出期望结果的前提下,具体参阅了 1)controlsuite中关于锁相环的例子 C:\ti\controlSUITE\development_kits\TMDSSOLARUINVKIT_v100\MicroInv_F2803x\ TI 2)社区的帖子 /support/microcontrollers/c2000/f/171/p/191408/685288.aspx#685288 但问题仍然存在,没有解决 实验现象描述: 1、按spll_coeff_compute.xlsx表格中,设置中断频率为20KHZ时,ts改为0.04ms,B0B1:-166.266,A1:-1,(其实该参数为Solar_Lib_Float.lib中默认的参数,函数直接调用即可)ISR_FREQUENCY改为20 当信号源频率为50HZ时,如图(1),上为锁相环的输出值,下为采样 图(1) 当信号源是80HZ时,如图(2),上为锁相环的输出值,下为信号源的采样值 图(2) 当信号源为100HZ时,如图(3),上为锁相环的输出值,下为信号源的采样值 图(3) 2、为了测试中断频率为10kHz的时候锁相的情况,对锁相参数进行了调整。具体根据锁相环参数计算表格spll_coeff_compute.xlsx,设置中断频率为10K; 在工程中进行如下设置:去掉Solar_Lib_Float.lib连接库,添加下面的文件controlSUITE\libs\app_libs\solar\v1.2\float\source下的SPLL_1ph_F.c到工程中,并修改B0、B1的参数,B0:223.4194,B1:-220.901,A1:-1,ISR_FREQUENCY改为10 当外部信号源频率为50HZ时,输出如下图(4),上为锁相环的输出,下为信号源的采样值 图(4) 当外部信号源为80HZ时,如图(5),上为锁相环的计算值,下为信号源的采样值 图(5) 当外部信号源的频率为100HZ时,如图(6),上为锁相环的计算值,下为信号源的采样 图(6) 实验源代码如下附件所示

文档评论(0)

wendang_12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档