- 1、本文档共635页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TMS320C28X CPU汇编语言指令手册.
TMS320C28xCPU
汇编语言指令详解
前言
本手册描述TMS320C28x 32位定点数字信号处理器的中央处理单元及其汇编语言,这些描述适用于以此CPU为核心的那些数字信号处理器,主要内容安排如下:
第一章 体系结构概览
本章主要介绍TMS320C28x 系列DSP的T320C2800核,包括存储器映射,存储器与核及片内外围间的借口
第二章 中央处理单元(CPU)
本章介绍CPU 的体系结构、寄存器及基本功能。包括CPU中重要寄存器和状态寄存器ST0 和ST1的.标志、控制位的详细描述。
第三章 中断与复位
本章主要介绍中断及CPU的中断处理,解释复位对CPU的影响,讨论CPU中断服务优先级机制所能完成的自动上下文保护等问题。.
第四章 流水线
本章讨论指令流水线的状态与操作,使读者初步了解利用保护流水线延迟的方式来提高应用程序效率方法。
第五章 寻址方式
本章主要介绍利用汇编语言指令访问寄存器、存储器的模式,包括操作码中的有关寻址方式的编码信息。.
第六章 汇编语言指令
本章提供指令系统的汇总及其详细描述。部分指令提供了实例。本章还包括奇地址32位访问的对齐问题。
仿真功能
本章主要介绍 TMS320C28x的仿真特性 TMS320C28x的仿真特性仅需个JTAG口附加两个仿真引脚。.
附录 寄存器快速参考
目 录
第一章 体系结构 . . . . . . . . . . . . . . . . . .. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-1
1.1 CPU 简介 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-2
1.1.1 与其它TMS320 CPU的兼容性. . . . . . . . . . . . .. . . . . . . . . . . . . . . . . . . . . . . 1-2
1.1.2 复位C28x 模式的切换. . . .. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-3
1.2 CPU的主要部件 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4
1.2.1 中央处理单元(CPU) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4
1.2.2 仿真逻辑 . . . . . . . . . . . . . . . . . . . . . . .. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-5
1.2.3 信号流. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. . . . . . . . . . . . . . . . . . . . . . . 1-6
1.3 存储器映射 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
1.3.1 偏上程序和数据存储器. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
1.3.2 保留的存储器 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
1.3.3 CPU 中断矢量 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
1.4 存储器接口. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
文档评论(0)