visuallycoherentlogicstructure7980计算机的六大类巨型机.pptVIP

visuallycoherentlogicstructure7980计算机的六大类巨型机.ppt

  1. 1、本文档共91页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
visuallycoherentlogicstructure7980计算机的六大类巨型机.ppt

An ISA is a designed to meet a number of design constraints: Ease of programming Ease of being a compiler target Ease of representing parallelism Ultimate performance Ease of implementation… Challenge in being implemented efficiently across many generations. Logic == vacuum tubes Sir Maurice Wilkes still attending architecture conferences. * * 3.Linux NetworX : MCR Linux Cluster 2 304个 CPU 最大平均速度 7.634 TF (1012) 超级计算机 * 4. HP : ASCI Q 4 096个 CPU 最大平均速度 13.88 TF (1012) 超级计算机 * 5.NEC: Earth Simulator 5 120个 CPU 最大平均速度 35.86 TF (1012) 超级计算机 天河二号 由国防科大研制的天河二号超级计算机系统,以峰值计算速度每秒5.49亿亿次、持续计算速度每秒3.39亿亿次双精度浮点运算的优异性能位居榜首,成为全球最快超级计算机。2010年11月,天河一号曾以每秒4.7千万亿次的峰值速度,首次将五星红旗插上超级计算领域的世界之巅。 2013年11月18日,国际TOP500组织公布了最新全球超级计算机500强排行榜榜单,中国国防科学技术大学研制的“天河二号”以比第二名—美国的“泰坦”快近一倍的速度再度登上榜首。美国专家预测,在一年时间内,“天河二号”还会是全球最快的超级计算机。 在2014年6月23日公布的全球超级计算机500强榜单中,中国“天河二号”以比第二名美国“泰坦”快近一倍的速度连续第三次获得冠军。 计算能力方面,使用14336个节点 总计50GB内存进行LINPACK测试,理论性能为49.19Pflops,而实际测试性能为30.65Pflops,效率为62.3%.这个效率并不算高,还有很大优化提升潜力。 当然也可能是被Xeon phi仅支持PCI Express 2.0带宽不足限制。 天河2的性能部件(处理器、内存、互联)整体功耗为17.6MW,而整体的运算能力为30.65PFlops,这样计算每瓦的性能为1.935Gflops,这个性能/功耗比可以拍在超算TOP500的前五,其整体性能/功耗比十分出色。 系统的整体功耗为17.6 MW,并且这个功耗还不包括水冷这样的散热系统,如果考虑上整体功耗将高达24MW。 “天河二号”由280人历时两年多研制完成,耗资约1亿美元。 超级计算机内部 第一章 学习掌握关注点 Performance Benchmark CPI * HomeWork Readings: D. Brooks, P. Bose, S. Schuster, H. Jacobson, P. Kudva, A. Buyuktosunoglu, J.D. Wellman, V. Zyuban, M. Gupta, and P. Cook, “Power-Aware Microarchitecture: Design and Modeling Challenges for Next-Generation Microprocessors,” IEEE Micro, Nov/Dec, 2000. T. Mudge, “Power: A First-Class Architectural Design Constraint,” IEEE Computer, 2001. Read Chapter 1, and Chapter 2.1-2.4, then Appendix B. * Acknowledgements These slides contain material from courses: UCBerkeley CS152. Stanford EE108B * 上课说明此门课程的成绩合成:平时成绩包括平时小测验、期中考试、作业、出勤、课堂讨论、论文 我们许多人认为自己是搞硬件的,有人认为是搞软件的。这种说法暗示你对某一方面精通,而对另一方面知之甚少。听起来好像软件与硬件间有一堵高墙,你选择呆在墙的某一边。现在开始你要抛弃这个观念。 Microcoded Microarchitecture Memory (RAM) Datapath mco

文档评论(0)

wendang_12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档