简称DA转换器或DAC。.ppt

简称DA转换器或DAC。.ppt

7.1 概述 二. 分类 7.2 D/A转换器 7.2.1 D/A转换器工作原理 7.2.2 权电阻网络DAC (1)优点:电路简单 (2)缺点:电阻值相差大,难于保证精度,且大电阻不宜于集成在IC内部 7.2.3 倒T型电阻网络DAC 7.2.4 权电流型DAC 7.2.5 具有双极性输出的DAC 二. 电路实现 7.2.6 DAC的主要技术参数 一. 分辨率(理论精度) (1)定义:分辨率为D/A转换器对输入量微小变化的敏感程度的描述。 (2)表示方法 1)用输入数字量的二进制数码位数给出 2)用输入数字量中最低位(LSB)d0变化所引起的输出电压变化量与满刻度输出电压之比给出 三. 转换时间 (1)建立时间tS --输入数据变化量是满度值(输入由全0变为全1或全1变为全0)时,其输出电压量达到距终值0.5LSB时所需的时间。 7.2.7 典型集成DAC 1. DAC0832 2. DAC1210 7.3 A/D转换器 一. 采样保持电路(S/H电路 Sample-Hold) 二. 量化和编码 量化:将取样电压表示为最小数量单位(Δ)的整数倍 编码:将量化的结果用代码表示出来(二进制,二-十进制) 量化误差:当采样电压不能被Δ整除时,将引入量化误差 7.3.2 并联比较型ADC 二. 电路特点 (1)快,CP触发信号到达到输出稳定建立只需几十ns (2)精度,受参考电压、分压网络等因素影响 (3)有存储器,不需要S/H电路 (4)电路规模,n位需要2n-1比较器,触发器。。。 7.3.3 逐次渐近型A/D转换器 7.3.4 双积分型A/D转换器 先将U转换成与之成正比的时间宽度信号,然后在这个时间内用固定频率脉冲计数 二.电路特点 (1)性能稳定,转换精度高 (2)电路不含DAC,结构较简单; (3)输入端使用积分器对交流噪声有很强的抑制能力,抗干扰能力强。 (4)转换速度较低,约几十ms。 7.3.5 Σ-Δ型A/D转换器 设uI=0.6V, UREF=1V, uB和uD的初始电压为零,则可得各点采样输出结果如表所示。 设uI=0.6V, UREF=1V, uB和uD的初始电压为零,则可得各点采样输出波形如图所示。 二. 电路特点 7.3.6 ADC的主要技术参数 一. 转换精度 1. 分辨率:以输出二进制或十进制的位数表示,表征A/D转换器对输入信号的分辨能力。 2. 转换误差:通常以输出误差最大值的形式给出,表示实际输出的数字量和理论上应有的输出数字量之间的差别。 二. 转换速度--取决于电路结构类型 并联比较型:1uS 逐次逼近型:几~100uS/次 双积分型:几十mS/次 7.3.7 典型集成ADC 1. ADC0809 2. AD574A 3. MC14433 本章小结 12位DAC 两级缓冲 三个寄存器:8位、4位、12位 电流输出,需外接运算放大器 A/D转换器的工作原理 7.3.1 A/D转换器工作原理 7.3.2 并联比较型A/D 转换器 7.3.3 逐次渐近型A/D 转换器 7.3.4 双积分型A/D 转换器 7.3.5 Σ-Δ型A/D 转换器 二. A/D转换器的主要技术参数 三. 典型集成A/D转换器 7.3.1 A/D转换的基本原理 A/D转换器的一般框图 最大量化误差 = ? = (1/8)V 最大量化误差 = ?/2 = (1/15)V 一.工作原理 量化 输入→量化 →编码 111 110 101 100 011 010 001 000 电路不太复杂 转换速度较快 反馈比较型 一.工作原理 1 0 0 0 0 3位:5个CP n位: ( n+2)个CP 二.实现电路 一.工作原理 设UI为T1时间内uI的平均值 uI0 uO0 uP=1 开始计数 1 0 0 0 积分结束 电路将输入电压的平均值UI转换成了中间变量时间间隔 T2 设第二次积分阶段计数器 所计CP脉冲的个数为λ,则 λ正比于UI 计数器第二次的计数结果Qn-1…Q0即A/D转换后的输出数字量dn-1…d0 一. 基本原理 积分器、比较器和D/A转换器构成Σ-Δ调制电路,用来将连续的模拟信号转换为一个已调制的位串 。 Σ-Δ型A/D转换器结构框图 当积分器的输出uB 0时,比较器的输出uC =1; uB≧ 0时, uC =0。比较器将积分器的输出进行了量化,得到一个串行的数据

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档